首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

DIY小發(fā)明:打造你自己的流媒體播放器,解決方案、硬件框圖

  • 主要內容為利用Xilinx的Virtex-2 Pro FPGA 上豐富的邏輯資源來實現(xiàn)一個自定義的模塊,該模塊能作為流媒體播放過程中的一個功能部件。
  • 關鍵字: DIY  流媒體播放器  Virtex-2Pro  FPGA  

基于FPGA的IIR數(shù)字濾波器的設計方案

  • 用FPGA實現(xiàn)數(shù)字濾波器具有實時性強、靈活性高、處理速度快以及小批量生產成本低等優(yōu)點,所以得到了較為廣泛的應用。本文以巴特沃思數(shù)字帶通濾波器為例,較為詳細地介紹了其設計和實現(xiàn)方法。給定巴特沃茲數(shù)字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截止頻率分別為150Hz和30Hz。
  • 關鍵字: IIR數(shù)字濾波器  雙線性變換法  FPGA  matlab  

可編程邏輯器件與單片機在雙控制器中的設計

  • 可編程邏輯器件的D觸發(fā)器資源非常有限,而且可編程邏輯器件在控制時序方面不如單片機那樣方便,很多不熟悉的應用者往往感到應用起來非常的困難。利用可編程邏輯器件和單片機構成的雙向通信控制器克服了兩者的缺點,且把二者的長處最大限度地發(fā)揮出來。
  • 關鍵字: 可編程邏輯器件  雙控制器  AT89C51  CPLD  單片機  

基于ARM和CPLD的高速數(shù)據(jù)采集系統(tǒng)設計(圖)

  • 數(shù)據(jù)采集系統(tǒng)是通過采樣電路將輸入的模擬信號轉換成離散信號,并送入CPU、MCU或DSP進行處理。現(xiàn)在流行的基于PCI總線設計的采集卡是數(shù)據(jù)采集系統(tǒng)的主流,其優(yōu)點是可以利用PCI總線的研究成果快速的開發(fā)系統(tǒng)軟件,整體運行速度快,能夠實現(xiàn)實時采集實時處理。但在一些工業(yè)測控現(xiàn)場檢測大型設備時,從現(xiàn)場到機房有一定的距離,模擬信號傳到安裝在PC內的PCI數(shù)據(jù)采集卡會有不同程度的衰減,且易受工業(yè)環(huán)境的干擾。而單純用由微控制器(MCU)為核心的數(shù)據(jù)采集系統(tǒng)時,把數(shù)據(jù)采集器置于被監(jiān)測的設備處,雖然可以避免模擬信號的衰減和
  • 關鍵字: 數(shù)據(jù)采集  ARM  μC/OS-II  CPLD  

FPGA設計頻率計算方法

  • 我們的設計需要多大容量的芯片?我們的設計能跑多快?這是經常困擾工程師的兩個問題。對于前一個問題,我們可能還能先以一個比較大的芯片實現(xiàn)原型,待原型完成再選用大小合適的芯片實現(xiàn)。對于后者,我們需要一個比較精確的預估。
  • 關鍵字: 頻率計算  D觸發(fā)器  FPGA  Tlogic  

基于FPGA平臺構建汽車輔助駕駛系統(tǒng)算法(圖)

  • 汽車輔助駕駛(DA)系統(tǒng)工程師通常使用 PC 模型來創(chuàng)建復雜的處理算法,以便實現(xiàn)高度可靠的自適應巡航控制、車道偏離警告及行人檢測等功能。開發(fā)人員高度重視PC算法模型,因為這種模型使他們能夠嘗試使用并快速評估不同的處理算法。不過,說到底,還是需要一款設計合理的電子硬件解決方案,來實現(xiàn)經濟有效的大規(guī)模生產與部署。
  • 關鍵字: 汽車輔助駕駛  算法  FPGA  

14nm的FPGA需要什么樣的電源管理IC?

  • 現(xiàn)在的FPGA不僅僅是一個邏輯器件,它現(xiàn)在更加像一個平臺,在一個FPGA中常常會包含有數(shù)字信號處理、嵌入式處理、高速串行和其他高端技術模塊。那么,這樣的FPGA需要什么樣的電源管理IC來與之配合呢?
  • 關鍵字: 電源管理IC  14nm  FPGA  Enpirion  CycloneVSoC  

分析FPGA的基本結構

  • FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內嵌專用硬核等。
  • 關鍵字: 硬核  輸入/輸出  FPGA  邏輯單元  RAM  

如何通過RTL分析、SDC約束和綜合向導更快推出FPGA設計

  • EDA 公司和 FPGA 廠商不斷開發(fā)新的工具和方法,推進繁瑣任務的自動化,幫助設計團隊集中精力做好創(chuàng)造性工作。下面我們就來看看 FPGA 工具流程的演進發(fā)展,了解一下現(xiàn)代 FPGA 團隊是如何利用 RTL分析、約束生成和綜合導向來減少設計迭代的。
  • 關鍵字: RTL  SDC  綜合向導  FPGA  

基于FPGA的視頻信號發(fā)生器設計與應用研究

  • 本文介紹了一種基于FPGA的新型視頻信號發(fā)生器,它可以滿足多種被測系統(tǒng)對輸入視頻信號制式的要求。該系統(tǒng)利用USB總線與上位機進行通信,同時解決了系統(tǒng)供電的問題。在FPGA內部,通過軟件編程的方法生成視頻信號的圖像和時序控制信號,并送入視頻D /A模塊。
  • 關鍵字: 視頻信號發(fā)生器  視頻采集卡  FPGA  

用智能的調試與綜合技術隔離FPGA設計中的錯誤

  • Synopsys公司的Synplify Premier 和Synplify Pro FPGA設計工具以及Identify RTLDebugger 等產品能幫助設計人員完成上述工作。這些工具的特性使得設計人員能快速隔離錯誤,有效縮短運行時間,并減少開發(fā)板啟動所需的迭代次數(shù)。
  • 關鍵字: 智能調試  SynplifyPremier  FPGA  SynplifyProFPGA  

信號去直流方法

  • 本文介紹一種根據(jù)Xilinx FPGA中DSP48E1資源設計的去直流模塊,其基本原理采用一階濾波器,如圖1所示,通過一個一階RC電路,在V0端可等效一個低通濾波器,得到直流分量。
  • 關鍵字: 信號去直流  DSP48E1  FPGA  一階濾波器  

用于實現(xiàn)嵌入式安全的開源硬件

  • 想像一下你正在排隊等待參加一個重要活動。門票是通過網上購買的,存儲在你的智能手機中。你需要將手機放到某個指定區(qū)域上,建立起NFC連接,門票隨之得到確認,大門開啟允許你進入。好消息是,所有這一切都是在匿名情況下發(fā)生的。
  • 關鍵字: 嵌入式安全  開源硬件  零知識證明  ZKPK  FPGA  

FPGA與多核CPU如何改變嵌入式設計

  • 隨著嵌入式器件在過去數(shù)十年來的爆炸性成長,使得硬件組件及軟件工具都有顯著的改善。雖然有著這種成長與創(chuàng)新,但傳統(tǒng)嵌入式系統(tǒng)的設計方法卻少有進步,并逐漸變成一種障礙。有鑒于新標準與協(xié)議的快速發(fā)展,以及對產品上市壓力的日益增加,嵌入式系統(tǒng)設計也即將發(fā)生顛覆性的典范改變。隨著硬件技術及軟件工具的進步在加速成長,由整合所帶來的挑戰(zhàn)也
  • 關鍵字: 多核CPU  嵌入式設計  FPGA  
共7029條 92/469 |‹ « 90 91 92 93 94 95 96 97 98 99 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473