cpld/fpga 文章 最新資訊
一種BiSS協(xié)議的編碼器數(shù)據(jù)讀取方法

- 摘要:針對目前BiSS協(xié)議編碼器數(shù)據(jù)讀取多采用FPGA實現(xiàn)的實際情況,文中介紹一種基于XMC4500微控制器的BiSS協(xié)議編碼器數(shù)據(jù)讀取實現(xiàn)方案。采用該方案,可將使用BiSS協(xié)議編碼器的伺服系統(tǒng)控制電路常用的DSP+FPGA雙控制器架構方式簡化為XMC4500單控制器方式,在一定程度上降低了硬件成本和開發(fā)難度。用該方案采集BiSS協(xié)議編碼器數(shù)據(jù)的實物平臺,使用LabVIEW顯示對讀取的數(shù)據(jù),并與電機自帶增量編碼器值進行對比,同時記錄BiSS協(xié)議編碼器實際數(shù)據(jù)波形圖,結果表明,該方案具有較高的采樣速率和較好
- 關鍵字: 202106 BiSS XMC4500 DSP FPGA LabVIEW
5G毫米波基帶數(shù)據(jù)傳輸?shù)难芯颗c實現(xiàn)

- 隨著通信技術的快速發(fā)展,5G已經正式商用,5G的6G以下波段對傳輸有很高的要求,在6G以上的毫米波段要求的信號帶寬更大,數(shù)據(jù)傳輸速率更高,高速大帶寬信號要求基帶信號處理的速度將大大增加,對極高速數(shù)據(jù)流的實時處理和解析使測試變得更加困難,本文主要是研究與設計毫米波基帶數(shù)據(jù)的傳輸與實現(xiàn):前端DA的研究與設計、傳輸鏈路的FPGA實現(xiàn)以及毫米波數(shù)據(jù)的DSP接收處理過程,最后把實現(xiàn)流程成功應用到5G測試儀表之中,驗證了設計的正確性。
- 關鍵字: 202104 毫米波 FPGA 基帶數(shù)據(jù) DSP
基于FPGA的數(shù)字和模擬信號合成的彩色液晶顯示器

- 本文介紹了一款智能型高速模擬與數(shù)字信號合成的液晶顯示器。該顯示器采用雙FPGA作為主控芯片,利用視頻解碼芯片ADV7180將模擬信號解析為可供液晶屏顯示的RGB信號。
- 關鍵字: 202104 FPGA ADV7180 模擬與數(shù)字信號
基于數(shù)字集成電路的智能監(jiān)控與識別追蹤系統(tǒng)*

- 本設計基于FPGA硬件平臺實現(xiàn)了對一個區(qū)域場景的入侵檢測與追蹤識別,對檢測到的運動物體作出人與動物的區(qū)分,能夠通過無線方式發(fā)送警報,且系統(tǒng)檢測具有較高的魯棒性。本系統(tǒng)以FPGA為核心單元,主要由五個模塊構成:OV5640攝像頭模塊,DDR3數(shù)據(jù)儲存模塊、圖像數(shù)據(jù)處理模塊、蜂鳥E203 RISC-V SoC片上系統(tǒng)。系統(tǒng)整合與調試結果顯示,本設計在FPGA上采用了合適的算法搭建系統(tǒng),能對視頻圖像中的運動目標進行實時、準確的識別與追蹤。
- 關鍵字: Robei FPGA 動態(tài)目標追蹤 實時圖像處理 背景差分法 202103
小尺寸高分辨率的微顯示系統(tǒng)設計及FPGA實現(xiàn)

- 尺寸與性能是微顯示系統(tǒng)的重要衡量指標,為了實現(xiàn)微顯示系統(tǒng)的小尺寸與高性能,通過對視頻圖像數(shù)據(jù)的實時處理計算,實現(xiàn)圖像的動態(tài)子像素融合,在FPGA上實現(xiàn)了電路,配合顯示芯片完成視頻圖像顯示。點屏的對比效果顯示,在節(jié)省了FPGA中74%存儲資源的同時提高了顯示芯片接近四倍的顯示分辨率,等效到顯示系統(tǒng)中能減少80%的芯片面積。這種微顯示系統(tǒng)同時解決了微型化與高分辨率的技術難關,非常適合應用于微顯示相關領域。
- 關鍵字: 微顯示系統(tǒng) 微顯示芯片 分辨率 子像素融合 FPGA 202103
使用高速數(shù)據(jù)轉換器快速取得成功的關鍵

- 無論是設計測試和測量設備還是汽車激光雷達模擬前端(AFE),使用現(xiàn)代高速數(shù)據(jù)轉換器的硬件設計人員都面臨高頻輸入、輸出、時鐘速率和數(shù)字接口的嚴峻挑戰(zhàn)。問題可能包括與您的現(xiàn)場可編程門陣列(FPGA)相連、確信您的首個設計通道將起作用或確定在構建系統(tǒng)之前如何對系統(tǒng)進行最佳建模。本文中將仔細研究這些挑戰(zhàn)。快速的系統(tǒng)開發(fā)開始新的硬件設計之前,工程師經常會在自己的測試臺上評估最重要的芯片。一旦獲得了運行典型評估板所需的設備,組件評估通常會在理想情況的電源和信號源下進行。TI大多數(shù)情況下會提供車載電源和時鐘,以便您可使
- 關鍵字: RF AMI AFE FPGA ADC
基于STM32F4和CPLD的高品質立體聲USB數(shù)字音頻接口設計

- 在高品質音頻系統(tǒng)應用中,USB協(xié)議被廣泛用于設計數(shù)字音頻輸入接口。目前專用USB數(shù)字音頻芯片較少,這阻礙了USB數(shù)字音頻接口的推廣使用。本文基于STM32F4系列芯片開發(fā)了符合USB Audio Devices Class 2.0規(guī)范的音頻輸入接口,使用CPLD實現(xiàn)了同時支持PCM和DSD數(shù)據(jù)的數(shù)字音頻輸出接口。依據(jù)設計方案制作了硬件實物,通過實驗驗證了設計的正確性和可行性。設計解決了通用芯片在數(shù)字音頻接口領域應用的難點,也可作為其他開發(fā)平臺的設計參考。
- 關鍵字: STM32 STM32F4 CPLD USB音頻設備類 數(shù)字音頻接口 202010
AMD欲擲重金收購賽靈思?今年半導體并購大手筆不斷
- 如果英偉達、Analog Devices和AMD交易落地,2020年將輕松超過2016年,成為半導體并購最多的第二年?! ?020年下半年,半導體行業(yè)迎來并購大潮?! ±^英偉達9月宣布400億美元收購芯片IP大廠ARM后,AMD也被報道稱或將斥資超300億美元收購FPGA(Field Programmable Gate Array,現(xiàn)場可編程邏輯陣列)龍頭賽靈思。加上模擬芯片龍頭ADI今年7月宣布200億美元收購美信(Maxim),今年半導體行業(yè)并購規(guī)模將超900億美元?! ∶绹?shù)貢r間10月8日,有
- 關鍵字: 英偉達 AMD FPGA 賽靈思
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
