cpld/fpga 文章 最新資訊
一種基于CPLD的DSP人機(jī)接口模塊設(shè)計(jì)

- CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點(diǎn)。 在超高速領(lǐng)域和實(shí)時(shí)測控方面有非常廣泛的應(yīng)用,日前的CPLD普遍基于E2PROM和Flash電可擦除技術(shù),可實(shí)現(xiàn)100次以上擦寫循環(huán)。 CPLD選擇及其擴(kuò)展模塊的設(shè)計(jì) 由于A是3.3v電平供電的,所以CPLD我們也選擇3.3v電平供電的XL型號。XC95144XL是Xilinx公司 XC9500系列的一種。它
- 關(guān)鍵字: CPLD DSP
基于FPGA的自適應(yīng)均衡器算法實(shí)現(xiàn)

- 摘要:近年來,自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機(jī)的性能。為了適應(yīng)寬帶數(shù)字接收機(jī)的高速率特點(diǎn),本文闡述了自適應(yīng)均衡器的原理并對其進(jìn)行改進(jìn)。最后使用FPGA芯片和Verilog HDL設(shè)計(jì)實(shí)現(xiàn)了自適應(yīng)均衡器并仿真驗(yàn)證了新方法的有效性。 信道均衡技術(shù)(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時(shí)延帶來的碼間串?dāng)_(ISI)問題。其原理是對信道或整個(gè)傳輸系統(tǒng)特性進(jìn)行
- 關(guān)鍵字: FPGA LMS
在云端,還好嗎?
- 十四個(gè)月之前,我參加了一次Plunify的媒體沙龍活動,寫了一篇名為《云時(shí)代才剛剛開始》的文章,談了一點(diǎn)我對把芯片設(shè)計(jì)結(jié)合云計(jì)算和對Plunify這家創(chuàng)業(yè)公司的看法。那時(shí)候,Plunify主推的業(yè)務(wù)是租用亞馬遜的服務(wù)器資源,搭建一個(gè)FPGA開發(fā)的云端平臺,讓設(shè)計(jì)公司可以把設(shè)計(jì)方案上傳到云端來仿真,以節(jié)省大量的時(shí)間,同時(shí)也避開了自建云的昂貴成本?! ∫荒赀^去了,我終于又有機(jī)會和Plunify做一次更加深入的交流,看看Plunify在中國大陸市場的深水里摸了一年石頭后,到底有沒有摸到魚?! lunify
- 關(guān)鍵字: Plunify 云端 FPGA InTime
逐夢十年賽靈思
- 時(shí)間都去哪了?當(dāng)公司全球上下熱烈慶祝成立30周年的時(shí)候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個(gè)人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國的巨大發(fā)展和變遷,但不變的是這份工作帶來的強(qiáng)大吸引力和提供給大家的實(shí)現(xiàn)夢想的舞臺。 賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學(xué)朋友都已經(jīng)換了多家公司,也有很多在高校都成了學(xué)術(shù)帶頭人,教授, 也不停地有獵頭和朋友追問我為什么不愿意動一動。 我清楚我的執(zhí)著和堅(jiān)守來源于公司人性化和平等的
- 關(guān)鍵字: 賽靈思 FPGA PAE
基于VHDL和QuartusⅡ的數(shù)字電子鐘設(shè)計(jì)與實(shí)現(xiàn)

- 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件實(shí)驗(yàn)箱上進(jìn)行測試。測試結(jié)果表明該設(shè)計(jì)方案切實(shí)可行。 EDA(Electronic Design Automation)又名電子設(shè)計(jì)自動化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷?,如FPGA,為設(shè)計(jì)載體,以硬件描述語言,如VHDL,為
- 關(guān)鍵字: FPGA QuartusⅡ
All Programmable平臺讓FPGA市場大有可為
- 曾有句話這樣說到:“當(dāng)你認(rèn)為設(shè)計(jì)完美的時(shí)候,不是因?yàn)闆]有什么可以加,而是你不能再去除什么?!边@話用在FPGA上是再合適不過了。從簡單的邏輯集成到現(xiàn)在集成ARM核、DSP、模擬電路、存儲器等無所不包的系統(tǒng)級集成,從純硬件開發(fā)到可以用C、C++或System C來開發(fā),從此前價(jià)格高昂到現(xiàn)在低成本低功耗,從工藝的跟隨到成為先進(jìn)工藝的引領(lǐng)和3D IC的成功,從傳統(tǒng)的通信、工業(yè)和軍工等應(yīng)用向消費(fèi)電子、醫(yī)療電子、汽車電子、嵌入式市場等擴(kuò)展,F(xiàn)PGA成為擴(kuò)充我們想像力的“先鋒”。
- 關(guān)鍵字: 賽靈思 FPGA All Programmable
不想荒廢你的大學(xué)生活吧?看看牛人是怎樣成為電子學(xué)霸的!
- 寫這篇文章的時(shí)候,我正處于碩士研究生畢業(yè)論文的準(zhǔn)備階段,眼睜睜看著我的大學(xué)生活即將畫上句號,再看看身邊有很多低年級的學(xué)生們一天天把時(shí)間白白荒費(fèi)掉,我在心里替他們惋惜,在即將結(jié)束我的大學(xué)生活之際,我將我的大學(xué)幾年的有意義的生活與大家分享,看過這篇文章后也許能讓那些有夢想的同學(xué)為了實(shí)現(xiàn)自己的人生目標(biāo)少走些彎路,大家要相信,大學(xué)校園——將為你提供一生最好的學(xué)習(xí)環(huán)境。 我高中畢業(yè)于新疆伊寧市三中,2002年考入哈爾濱工程大學(xué)信息與通信工程學(xué)院電子信息工程專業(yè),2006年以創(chuàng)新人才
- 關(guān)鍵字: DSP ARM FPGA/CPLD
大神教你如何做好邏輯設(shè)計(jì)
- 規(guī)范很重要 工作過的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對于大的設(shè)計(jì)(無論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫的代碼,估計(jì)很多信號功能都忘了,更不要說檢錯(cuò)了;如果一個(gè)項(xiàng)目做了一半一個(gè)人走了,接班的估計(jì)得從頭開始設(shè)計(jì);如果需要在原來的版本基礎(chǔ)上增加新功能,很可能也得從頭來過,很難做到設(shè)計(jì)的可重用性。 在邏輯方面,我覺得比較重要的規(guī)范有這些: 1.設(shè)計(jì)必須文檔化。要將設(shè)計(jì)思路,詳細(xì)實(shí)現(xiàn)等寫入文檔
- 關(guān)鍵字: FPGA 時(shí)序 電路
為親身參與FPGA加速中國“智”造而自豪
- 今年是賽靈思公司成立30周年的日子,我衷心地對我們的公司說一聲“Happy Birthday”。我是2003年加入賽靈思的,今年也是我在賽靈思的第十一年。我在賽靈思的工作歷程也是賽靈思在中國的發(fā)展歷程,更是賽靈思支持中國自主知識產(chǎn)權(quán)創(chuàng)新的光輝歷程。 賽靈思的發(fā)言人在眾多場合無數(shù)次提到,我們致力于自主創(chuàng)新,并且能夠幫助實(shí)現(xiàn)中國“智”造。我個(gè)人的親身感受也確實(shí)如此。在我加入賽靈思的時(shí)候是從事FAE的工作,現(xiàn)在也還是在做技術(shù)相關(guān)的工作。很多客戶都知道,賽
- 關(guān)鍵字: 賽靈思 FPGA TD
一種基于CPLD的數(shù)字式大功率激光驅(qū)動電源設(shè)計(jì)

- 引言 激光加工主要是利用CO:激光束聚焦在材料表 面使材料熔化,同時(shí)用與激光束同軸的壓縮氣體吹 走被熔化的材料,來完成所需軌跡圖形的切割或者相應(yīng)工藝品表面的雕刻。激光加工屬于非接觸加工, 具有加工方法多、適應(yīng)性強(qiáng)、加工精度高、質(zhì)量好和加工效率高等優(yōu)點(diǎn)。激光驅(qū)動電源作為激光器的 直接控制單元,其光開關(guān)響應(yīng)的最高頻率和出光功率穩(wěn)定和可靠性會直接影響最終的加工效果?;?快速響應(yīng)和出光穩(wěn)定的需求,樂創(chuàng)自動化技術(shù)有限公司研發(fā)了一種基于CPLD的數(shù)字式大功率激光驅(qū) 動電源。 2 系統(tǒng)組成及其工作原理 2.1
- 關(guān)鍵字: CPLD 電源
基于FPGA的高速數(shù)傳中定時(shí)同步設(shè)計(jì)

- 摘要 文中對適用于高速突發(fā)通信的基于數(shù)字濾波平方的定時(shí)同步算法進(jìn)行了研究。通過對在高速數(shù)據(jù)傳輸通信中,該定時(shí)同步環(huán)路的定時(shí)誤差估計(jì)模塊進(jìn)行并行結(jié)構(gòu)實(shí)現(xiàn),大幅降低了系統(tǒng)對于時(shí)鐘的要求,且更加易于實(shí)現(xiàn);將文中所提定時(shí)控制部分與其他文獻(xiàn)中的方法做了對比,表明所用方法可以達(dá)到更好的效果。最后進(jìn)行的Matlab仿真以及硬件實(shí)現(xiàn),結(jié)果表明,該環(huán)路可以實(shí)現(xiàn)突發(fā)與非突發(fā)情況下的高速數(shù)傳定時(shí)同步。 目前,數(shù)字通信系統(tǒng)正向高速全數(shù)字化方向發(fā)展。在全數(shù)字接收機(jī)定時(shí)同步中,主要包括兩個(gè)關(guān)鍵點(diǎn):定時(shí)誤差估計(jì)和定時(shí)控制。傳統(tǒng)的定時(shí)
- 關(guān)鍵字: FPGA Matlab
一種基于AT89S52和CPLD的機(jī)器人控制系統(tǒng)設(shè)計(jì)

- 1引言 輪式移動機(jī)器人是機(jī)器人研究領(lǐng)域的一項(xiàng)重要內(nèi)容.它集機(jī)械、電子、檢測技術(shù)與智能控制于一體。在各種移動機(jī)構(gòu)中,輪式移動機(jī)構(gòu)最為常見。輪式移動機(jī)構(gòu)之所以得到廣泛的應(yīng)用。主要是因?yàn)槿菀卓刂破湟苿铀俣群鸵苿臃较?。因?有必要研制一套完整的輪式機(jī)器人系統(tǒng)。并進(jìn)行相應(yīng)的運(yùn)動規(guī)劃和控制算法研究。筆者設(shè)計(jì)和開發(fā)了基于5l型單片機(jī)的自動巡線輪式機(jī)器人控制系統(tǒng)。 2控制系統(tǒng)總體設(shè)計(jì) 機(jī)器人控制系統(tǒng)由主控制電路模塊、存儲器模塊、光電檢測模塊、電機(jī)及舵機(jī)驅(qū)動模塊等部分組成,控制系統(tǒng)的框圖如圖1所示。 ?
- 關(guān)鍵字: AT89S52 CPLD
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
