首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

基于FPGA的數字存儲示波器對外圍芯片的控制設計

  • 數字存儲示波器作為測試技術的重要工具,被廣泛應用于各個領域,并逐步取代傳統(tǒng)模擬示波器。其采樣數據是波形運算和分析的基礎,直接影響到整個數字存儲示波器的準確性。從這點出來,提出采用現場可編程邏輯器件(
  • 關鍵字: 數字存儲示波器    FPGA  

基于FPGA的RS(255,239)編譯碼器設計及實現方法

  • RS(Reed—Solomon)編碼是一種具有較強糾錯能力的多進制BCH編碼,其既可糾正隨機錯誤,又可糾正突發(fā)錯誤。RS編譯碼器廣泛應用于通信和存儲系統(tǒng),為解決高速存儲器中數據可靠性的問題,文中提出了RS編碼的實現方
  • 關鍵字: RS編譯碼    FPGA    伽羅華域    BM算法    Chien搜索  

多通道實時陣列信號處理系統(tǒng)的設計

  • 摘要:以全數字化信號產生和數字波束形成處理為基礎的數字化陣列雷達已成為當代相控陣雷達技術發(fā)展的一個重要趨勢,本文針對現代數字化陣列雷達對多通道數據采集和實時處理的需求,設計了一種基于FPGA的多通道實時陣
  • 關鍵字: 陣列信號  多通道采集  FPGA  數字波束合成  

FPGA與ADC數字數據輸出的接口及LVDS應用訣竅

  • 現場可編程門陣列(FPGA)與模數轉換器(ADC)輸出的接口是一項常見的工程設計挑戰(zhàn)。本文簡要介紹各種接口協議和標準,并提供有關在高速數據轉換器實現方案中使用LVDS的應用訣竅和技巧。接口方式和標準現場可編程門陣列
  • 關鍵字: FPGA    ADC    LVDS    JESD204    接口方式  

完善FPGA系統(tǒng)設計的三原則

  • 一,面積與速度的平衡互換原則這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,FPGA設計的工作頻率是不固定的,而是和設計本身的延遲緊密相連)。
  • 關鍵字: FPGA    系統(tǒng)設計    設計原則  

基于DSP的某導航計算機模塊的設計

  • 摘要:隨著現代導航技術的發(fā)展,慣性導航作為一種自主導航技術已經廣泛應用于多種武器系統(tǒng)中,而導航計算機又是捷聯式慣導的核心部件。文章提出了一種采用基于DSP的某型導航計算機模塊的解決方案,設計方案采用雙處理
  • 關鍵字: DSP  CAN  FPGA  光電隔離  慣導  

Arria 10及Stratix 10 FPGA和SoC性能、集成度和功耗實現突破

  • Altera日前推出該公司第10代FPGA和SoC(芯片系統(tǒng)),Altera公司產品營銷資深總監(jiān)Patrick Dorsey表示,第10代器件在工藝技術和體系結構基礎上都進行了優(yōu)化,以最低功耗實現了業(yè)界最好的性能和水平最高的系統(tǒng)集成度。首
  • 關鍵字: FPGA  EDA  集成  

FPGA在高清低碼流視頻編碼中應用案例

  • 3G網絡和智能手機的迅速普及推動了移動互聯網的發(fā)展,為安防網絡從局域網擴展到移動互聯網提供了條件。通過對移動互聯網的上行帶寬和下行帶寬的實測可以知,512 Kbps是一個有效而且可靠的帶寬值,如果能夠在這個帶
  • 關鍵字: FPGA    視頻編碼  

三柵極技術給FPGA帶來突破性優(yōu)勢

  • 本文考察了半導體制造業(yè)中晶體管設計從傳統(tǒng)平面向3D結構轉化的影響,以及其對可編程邏輯器件性能的顯著提升。引言2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產品的生產將獨家采用Intel的
  • 關鍵字: 三柵極    FPGA    3D結構    可編程邏輯器件  

克服FPGA電路板設計挑戰(zhàn)

  • 如果你在采用FPGA的電路板設計方面的經驗很有限或根本沒有,那么在新的項目中使用FPGA的前景就十分堪憂——特別是如果FPGA是一個有1000個引腳的大塊頭。繼續(xù)閱讀本文將有助于你的FPGA選型和設計過程,并且
  • 關鍵字: 電路板    開發(fā)板    引腳分配    FPGA    SSN  

ASIC、ASSP、SoC和FPGA到底有何區(qū)別?

  • 我經常收到關于各類設備之間的差異的問題,諸如ASIC、ASSP、SoC和FPGA之間的區(qū)別問題。例如是SoC是ASIC嗎?或ASIC是SoC嗎?ASIC和ASSP之間的區(qū)別是什么?以及高端FPGA應該歸類為SoC嗎?這里有幾個難題,至少技術和術語隨
  • 關鍵字: ASIC    ASSP    SoC    FPGA  

基于BF533和FPGA的雷達信號模擬器設計實現

  • 隨著軍事技術的高速發(fā)展,現代雷達系統(tǒng)面臨著嚴峻的挑戰(zhàn)。為適應新形勢,在現代數字信號處理技術和數字計算機高速發(fā)展的基礎上,計算機仿真技術得到廣泛應用,這也促使雷達信號模擬技術快速發(fā)展。雷達信號模擬器是現
  • 關鍵字: 雷達信號模擬器  DSP  FPGA  數字頻率合成  

JESD204B轉換器內確定性延遲解密

  • 對于需要一系列同步模數轉換器(ADC)的高速信號采樣和處理應用,轉換器具有去相位偏移和匹配延遲變化的能力至關重要。圍繞該特性展開的系統(tǒng)設計極為關鍵,因為從模擬采樣點到處理模塊之間的任何延遲失配都會使性能下
  • 關鍵字: JESD204B    ADC    FPGA  

基于FPGA的串并集合排序在雷達系統(tǒng)中的應用

  • 在雷達抗干擾處理以及空時二維處理過程中數據排序將必不可免,在傳統(tǒng)的DSP、CPU等常規(guī)軟件排序已經不能夠滿足雷達系統(tǒng)實時性要求,使用 FPGA排序的趨勢將勢不可當。FPGA由于具有較高的并行處理能力,目前已成為雷達陣列信號處理中的主流處理器件。
  • 關鍵字: 排序  FPGA  并行  串行  

基于FPGA非正弦波形發(fā)生器的電路設計

  • 隨著直流輸電技術的應用發(fā)展,高壓電纜線路和補償電容的增多,電力系統(tǒng)中的諧波分量將大大增加,它給電力設備和弱電系統(tǒng)帶來了諧波污染,并且電力電子裝置的日益增多,使電網中的高次諧波愈來愈嚴重。因此,檢驗諧波控制設備的性能,或者測試負載設備在收到擾動時的工作情況等,需要一些專門的諧波發(fā)生器來產生所需的諧波。
  • 關鍵字: 非正弦波形發(fā)生器  FPGA  LPM  DA9708  
共7029條 115/469 |‹ « 113 114 115 116 117 118 119 120 121 122 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473