EEPW首頁(yè) >>
主題列表 >>
asic ip
asic ip 文章 最新資訊
基于ARM內(nèi)核的手持設(shè)備SoC
- 摘 要:本文研究并開發(fā)了一款針對(duì)手持設(shè)備、內(nèi)嵌ARM7TDMI內(nèi)核的系統(tǒng)芯片。在設(shè)計(jì)這款芯片的過程中,MP3算法的軟硬件分割和芯片的低功耗設(shè)計(jì)是主要挑戰(zhàn)。本文介紹了該系統(tǒng)芯片的結(jié)構(gòu),并著重介紹了軟硬件分割和低功耗設(shè)計(jì)技術(shù)。關(guān)鍵詞:系統(tǒng)芯片;低功耗;ARM;MP3 引言隨著半導(dǎo)體技術(shù)的進(jìn)步和芯片設(shè)計(jì)方法—IP重用技術(shù)的出現(xiàn),SoC在消費(fèi)類電子產(chǎn)品中已經(jīng)越來越普遍。本課題組去年啟動(dòng)了稱為Garfield的SoC項(xiàng)目。Garfield定義為一款面向中低端PDA的
- 關(guān)鍵字: ARM MP3 低功耗 系統(tǒng)芯片 SoC ASIC
利用SoC單片機(jī)的多功能數(shù)據(jù)采集卡
- 摘 要:本文介紹了一種SoC單片機(jī)控制的多功能數(shù)據(jù)采集卡,在輸入通道中增加程控濾波、程控增益放大器和多級(jí)陷波電路,采集卡的功能選擇和參數(shù)改變均由SoC單片機(jī)軟件控制。本文給出了關(guān)鍵部分的電路圖、元件參數(shù)和實(shí)測(cè)數(shù)據(jù)。關(guān)鍵詞:SoC 單片機(jī);程控放大;程控陷波 引言目前大多數(shù)的數(shù)據(jù)采集卡并不能適應(yīng)工業(yè)控制現(xiàn)場(chǎng)或像野外那樣存在多種噪聲干擾的使用環(huán)境,特別是對(duì)50Hz工頻干擾及其諧波干擾無法起到抑制作用。在這種情況下,采集到的數(shù)據(jù)往往有很多錯(cuò)誤或者采集卡無法正常工作。本數(shù)據(jù)采
- 關(guān)鍵字: SoC 單片機(jī) 程控放大 程控陷波 SoC ASIC
基于C*SoC200的32位稅控機(jī)專用系統(tǒng)芯片設(shè)計(jì)
- 摘 要:本文首先介紹了一個(gè)32位嵌入式稅控機(jī)專用系統(tǒng)芯片C3118的功能、結(jié)構(gòu)和特點(diǎn),然后分析了一個(gè)自動(dòng)化程度很高的SoC設(shè)計(jì)平臺(tái)——C*SoC200,對(duì)該平臺(tái)的主要結(jié)構(gòu)和功能進(jìn)行了分析。關(guān)鍵詞:IP;SoC;平臺(tái);仿真 引言2003年7月,中國(guó)國(guó)家質(zhì)量監(jiān)督檢驗(yàn)檢疫總局發(fā)布了由稅控機(jī)國(guó)家標(biāo)準(zhǔn)制定委員會(huì)制定的稅控收款機(jī)國(guó)家標(biāo)準(zhǔn)。并將陸續(xù)出臺(tái)一系列的管理法規(guī)。為了滿足國(guó)家標(biāo)準(zhǔn)的要求,各稅控機(jī)生產(chǎn)廠家都在積極使用32位MCU開發(fā)符合新規(guī)范的稅控機(jī)。而32位的嵌入式稅控機(jī)專用
- 關(guān)鍵字: IP SoC 仿真 平臺(tái) SoC ASIC
合理選擇SoC架構(gòu)
- 找到價(jià)格、性能和功耗的最佳結(jié)合點(diǎn)實(shí)際上就確保贏得了SoC設(shè)計(jì),但說起來容易做起來難。在實(shí)際可用的雙芯核架構(gòu)、可編程加速器和數(shù)百萬門FPGA出現(xiàn)以前,一種80:20法則用起來很奏效:如果計(jì)算負(fù)荷的80%為數(shù)據(jù)處理,那么選擇RISC架構(gòu),在RISC中實(shí)施信號(hào)處理。而當(dāng)今面臨太多的架構(gòu)選擇,差別甚微,用單一處理器架構(gòu)來解決優(yōu)化問題已不可能。一種較為成功的方法是通過將計(jì)算資源與特性集匹配來實(shí)現(xiàn)。將一種復(fù)雜系統(tǒng)映射到硅中,在相當(dāng)程度上依賴于設(shè)計(jì)是在現(xiàn)有SoC上實(shí)現(xiàn)還是從頭做起。對(duì)于前一種情況,系統(tǒng)設(shè)計(jì)師應(yīng)從了解四個(gè)
- 關(guān)鍵字: TI SoC ASIC
基于FPGA的可編程定時(shí)器/計(jì)數(shù)器8253的設(shè)計(jì)與實(shí)現(xiàn)
- 摘 要:本文介紹了可編程定時(shí)器/計(jì)數(shù)器8253的基本功能,以及一種用VHDL語(yǔ)言設(shè)計(jì)可編程定時(shí)器/計(jì)數(shù)器8253的方法,詳述了其原理和設(shè)計(jì)思想,并利用Altera公司的FPGA器件ACEX 1K予以實(shí)現(xiàn)。關(guān)鍵詞:FPGA;IP;VHDL 引言在工程上及控制系統(tǒng)中,常常要求有一些實(shí)時(shí)時(shí)鐘,以實(shí)現(xiàn)定時(shí)或延時(shí)控制,如定時(shí)中斷,定時(shí)檢測(cè),定時(shí)掃描等,還要求有計(jì)數(shù)器能對(duì)外部事件計(jì)數(shù)。要實(shí)現(xiàn)定時(shí)或延時(shí)控制,有三種主要方法:軟件定時(shí)、不可編程的硬件定時(shí)、可編程的硬件定時(shí)器。其中可編
- 關(guān)鍵字: FPGA IP VHDL
可配置系統(tǒng)級(jí)驗(yàn)證環(huán)境加速SoC開發(fā)
- 利用嵌入式硅IP可以縮短SoC設(shè)計(jì)所需的開發(fā)時(shí)間,這已成為眾所公認(rèn)的事實(shí)。但要從完工后的整個(gè)系統(tǒng)角度出發(fā),整合及驗(yàn)證來自多家廠商的元件,需要相當(dāng)?shù)臅r(shí)間和努力,然而它們卻常被忽略。這會(huì)對(duì)嵌入式軟件開發(fā)人員造成額外負(fù)擔(dān),因?yàn)樗麄冃枰猄oC的外圍和接口以及處理器的精確模型,才能在設(shè)計(jì)投片之前,針對(duì)正在開發(fā)的SoC,迅速完成應(yīng)用固件的測(cè)試及除錯(cuò)。如果SoC平臺(tái)以可配置處理器和外圍IP為基礎(chǔ),這些IP又來自多家供貨商,這種情形就更加重要,因?yàn)樵O(shè)計(jì)人員必須確認(rèn)在特定配置下,每個(gè)元件的功能不會(huì)影響到其它元件的工作。除此
- 關(guān)鍵字: ARC SoC ASIC
雙層AMBA總線設(shè)計(jì)及其在SoC芯片設(shè)計(jì)中的應(yīng)用
- 摘 要:AMBA總線是目前主流的片上總線。本文給出的雙層AMBA總線設(shè)計(jì)能極大地提高總線帶寬,并使系統(tǒng)架構(gòu)更為靈活。文章詳細(xì)介紹了此設(shè)計(jì)的實(shí)現(xiàn),并從兩個(gè)方面對(duì)兩種總線方式進(jìn)行了比較。關(guān)鍵詞:雙層AMBA總線;總線帶寬;SoC 引言一般說來,SoC芯片是由片上芯核、用戶設(shè)計(jì)的IP核以及將這兩者集成在一起的總線組成的。片上芯核決定了使用何種片上總線以及芯片的體系結(jié)構(gòu)。ARM系列嵌入式微處理器憑借其高性能、低功耗的特點(diǎn)占據(jù)了市場(chǎng)的主要份額,ARM7TDMI因其相對(duì)低廉的價(jià)格
- 關(guān)鍵字: SoC 雙層AMBA總線 總線帶寬 SoC ASIC
在TMS320VC5402上實(shí)現(xiàn)的嵌入式TCP/IP協(xié)議棧
- 實(shí)現(xiàn)一個(gè)運(yùn)行在16位數(shù)字信號(hào)處理器TMS320VC5402上的小型嵌入式TCP/IP協(xié)議棧。對(duì)TCP/IP協(xié)議中的IP協(xié)議、ARP協(xié)議、UDP協(xié)議進(jìn)行分析,完成基于TCP/IP協(xié)議的嵌入式網(wǎng)絡(luò)系統(tǒng)。
- 關(guān)鍵字: 協(xié)議 TCP/IP 嵌入式 實(shí)現(xiàn) TMS320VC5402
自由IP Core資源的利用
- 摘 要:本文介紹了與免費(fèi)IP Core運(yùn)作有關(guān)的問題以及免費(fèi)資源的若干來源,然后通過對(duì)兩個(gè)不同來源的、免費(fèi)的八位RISC CPU進(jìn)行比較和分析,給出了若干選用免費(fèi)核時(shí)應(yīng)考慮的問題。關(guān)鍵詞:IP Core; CPU引言隨著集成電路單位面積晶體管數(shù)量的激增和人們對(duì)縮短設(shè)計(jì)周期的追求,設(shè)計(jì)重用已經(jīng)成為有效的應(yīng)對(duì)方法,它不但適合于ASIC,也適合于CPLD/FPGA。在CPLD/FPGA的設(shè)計(jì)過程中,由于開發(fā)工具的通用性、設(shè)計(jì)語(yǔ)言的標(biāo)準(zhǔn)化,設(shè)計(jì)過程幾乎與所用器件的硬件結(jié)構(gòu)無關(guān),
- 關(guān)鍵字: CPU IP Core
Cypress推出小體積高集成度PSoCTM器件
- 賽普拉斯半導(dǎo)體公司的子公司——賽普拉斯微系統(tǒng)公司 (Cypress MicroSystems) 近日宣布:其體積最小、集成度最高的可編程系統(tǒng)級(jí)芯片 (PSoCTM) 混合信號(hào)陣列已進(jìn)入批量生產(chǎn)銷售階段。除了4個(gè)可配置模擬部件和4個(gè)可配置數(shù)字部件之外,CY8C21x34器件還提供了用于程序存儲(chǔ)器的8K字節(jié)快閃存儲(chǔ)器和用于數(shù)據(jù)存儲(chǔ)的512字節(jié)SRAM,從而使其成為對(duì)成本敏感的消費(fèi)類和工業(yè)控制應(yīng)用(比如觸摸感應(yīng)控制屏、安全傳感器和控制、智能型溫度、壓力和流量傳感器、大型傳感器陣列、風(fēng)扇控制器和電池充電器等)的理
- 關(guān)鍵字: Cypress SoC ASIC
TCP/IP協(xié)議棧在嵌入式異構(gòu)網(wǎng)絡(luò)互聯(lián)中的應(yīng)用
- TCP/IP協(xié)議棧在嵌入式異構(gòu)網(wǎng)絡(luò)互聯(lián)中的應(yīng)用,隨著測(cè)控技術(shù)與網(wǎng)絡(luò)技術(shù)日益緊密的結(jié)合,測(cè)控系統(tǒng)接入互聯(lián)網(wǎng)已經(jīng)成為大勢(shì)所趨
- 關(guān)鍵字: 應(yīng)用 網(wǎng)絡(luò)互聯(lián) 嵌入式 協(xié)議 TCP/IP
開放核協(xié)議—IP核在SoC設(shè)計(jì)中的接口技術(shù)
- 摘 要:本文介紹了IP核的概念及其在SoC設(shè)計(jì)中的應(yīng)用,討論了為提高IP核的復(fù)用能力而采用的IP核與系統(tǒng)的接口技術(shù)。 關(guān)鍵詞:SoC;IP核;OCP引言隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬門級(jí)的單芯片,已能夠?qū)⑾到y(tǒng)級(jí)設(shè)計(jì)集成到單個(gè)芯片中即實(shí)現(xiàn)片上系統(tǒng)SoC。IP核的復(fù)用是SoC設(shè)計(jì)的關(guān)鍵,但困難在于缺乏IP核與系統(tǒng)的接口標(biāo)準(zhǔn),因此,開發(fā)統(tǒng)一的IP核接口標(biāo)準(zhǔn)對(duì)提高IP核的復(fù)用意義重大。本文簡(jiǎn)單介紹IP核概念,然后從接口標(biāo)準(zhǔn)的角度討論在SoC設(shè)計(jì)中提高I
- 關(guān)鍵字: IP核 OCP SoC SoC ASIC
asic ip介紹
您好,目前還沒有人創(chuàng)建詞條asic ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
