首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> arm+fpga

arm+fpga 文章 最新資訊

IAR Systems發(fā)布IAR PowerPac TCP/IP for ARM

  •   IAR Systems發(fā)布TCP/IP協(xié)議棧,配套使用于IAR PowerPac™ RTOS,為使用IAR Embedded Workbench® for ARM集成開發(fā)環(huán)境的開發(fā)者提供了一個簡便易用的TCP/IP協(xié)議。它特別適用于需要與電腦網(wǎng)絡(比如Internet)方便連接的便攜式產(chǎn)品開發(fā)。   有了TCP/IP協(xié)議模塊,IAR PowerPac就包括了把全套的TCP/IP協(xié)議移植到ARM芯片上的所有必要組件。IAR PowerPac TCP/IP協(xié)議在運行時可配置,適用于帶
  • 關鍵字: 通訊  無線  網(wǎng)絡  IAR  Systems  TCP/IP  ARM  通信基礎  

基于FPGA的32Kbit/s CVSD語音編解碼器的實現(xiàn)

  • 筆者結合FPGA的靈活性、強大的數(shù)字信號處理能力、較短的開發(fā)周期,提出了基于FPGA的32 Kbit/s CVSD語音編解碼器。
  • 關鍵字: FPGA  CVSD  Kbit  32    

采用AVR單片機對FPGA進行配置

  •     Altera公司的ACEX、FLEX等系列的FPGA芯片應用廣泛,但其FPGA基于SRAM結構,決定電路邏輯功能的編程數(shù)據(jù)存儲于SRAM中。由于SRAM的易失性,每次上電時必須重新把編程數(shù)據(jù)裝載到SRAM中,這一過程就是FPGA的配置過程。FPGA的配置分為主動式和被動式。在主動模式下,F(xiàn)PGA上電后主動將配置數(shù)據(jù)從專用的EPROM(如EPC1,EPC2等)加載到SRAM中。被動模式下,F(xiàn)PGA為從屬器件,由相應的控制電路或微處理器控制配置過程,包括通過下載
  • 關鍵字: 單片機  FPGA  MCU和嵌入式微處理器  

FPGA的堆疊封裝,欲革背板與SoC的命

  •   FPGA最基本的應用是橋接。隨著FPGA的門數(shù)不斷提高,雄心勃勃的FPGA巨頭們早已不滿足這些,他們向著信號處理、互聯(lián)性和高速運算方向發(fā)展。未來,F(xiàn)PGA還有望與模擬和存儲器廠商合作,做出SIP(堆疊封裝)。   最近,筆者訪問了Xilinx公司的CTO Ivo Bolsens,他說未來的FPGA一方面是在功耗、性能、價格方面進行不停地改進,未來將出現(xiàn)革命性的變化就是利用推迭封裝(SIP),一個封裝里面放多個裸片的技術,那么FPGA平臺可能就會成為一個標準的、虛擬的SoC(Virtual SoC)的
  • 關鍵字: FPGA  SoC  MCU和嵌入式微處理器  

基于FPGA的計算機防視頻信息泄漏系統(tǒng)設計

  •   假如顯示終端為數(shù)字微鏡DMD(Digital MicromirrorDevice)顯示器。該顯示器將計算機每個像素點的圖像信號經(jīng)過數(shù)字光處理DLP(Digital Light Processing)后,存入SDRAM雙向緩存器,當一幀圖像接收完畢時,內部數(shù)據(jù)處理電路同時激發(fā)各像素點對應的微鏡運動,完成一幀圖像的顯示。DMD顯示器峰值數(shù)字驅動電壓不超過33.5V,電磁輻射很低,且各微鏡片同時驅動,形成相互干擾的向外輻射信號,解碼難度極大,從而使其成為無信息泄漏的顯示器。此時,視頻電纜的輻射在整個視頻通路
  • 關鍵字: 嵌入式系統(tǒng)  單片機  FPGA  視頻信息  MCU和嵌入式微處理器  

嵌入式系統(tǒng)中從串配置FPGA的實現(xiàn)

  •   本文主要論述在ARM嵌入式系統(tǒng)中如何實現(xiàn)FPGA從串配置的方法,將系統(tǒng)程序及配置數(shù)據(jù)存儲在系統(tǒng)Flash中,利用ARM的通用I/O口產(chǎn)生配置時序,省去專用的配置PROM。   文中ARM微處理器采用samsung公司的ARM7TDMI系列中的S3C4480X,F(xiàn)PGA采用xilinx   公司spartan3E系列中的XC3S100E,詳細討論FPGA的從串配置的時序,同時論述S3C4480X從串配置spartan3E系列FPGA的軟、硬件實現(xiàn)方法。實踐證明,該方法在成本、體積、靈活性上均具有優(yōu)勢
  • 關鍵字: 嵌入式系統(tǒng)  單片機  嵌入式  FPGA  MCU和嵌入式微處理器  

ARM應對Intel移動計算處理市場挑戰(zhàn)

  •                  隨著便攜產(chǎn)品的普及以及人們對便攜產(chǎn)品的依賴程度加劇,便攜產(chǎn)品逐漸成為電子產(chǎn)品的主導,而便攜產(chǎn)品不斷增加的功能對移動處理提出了越來越苛刻的要求,最終將主要的壓力集中在了處理器這個移動計算處理的核心器件上。     談到核心處理器,Intel是許多人第一個想到的名字,但
  • 關鍵字: ARM  Intel  移動計算  處理器  

ARM針對嵌入式軟件分析發(fā)布RealView Profiler

  •       ARM公司近日在美國加州圣克拉拉(Santa Clara)舉行的ARM開發(fā)者大會上發(fā)布了RealView? Profiler,這一獨一無二的工具被專門設計用來實現(xiàn)對那些工作量從幾分鐘、幾小時到幾天的實際系統(tǒng)進行軟件性能和代碼覆蓋的非侵入分析。通過這個工具,開發(fā)者們能將他們的應用程序性能顯著提高20%以上,同時將ROM的尺寸減少20%。RealView Profiler同樣包括了對statement及分支代碼覆蓋的綜合分析,使得軟件測試達到100
  • 關鍵字: 測試  測量  ARM  RealView  Profiler  嵌入式軟件  MCU和嵌入式微處理器  

基于FPGA的TDI-CCD時序電路的設計

  • 文中較為詳細地介紹了TDI-CCD的結構和工作原理,并根據(jù)工程項目所使用的IL-E2 TDI-CCD的特性,設計了一種基于現(xiàn)場可編程門陣列 (FPGA) 的TDI-CCD時序電路
  • 關鍵字: FPGA  CCD  TDI  時序電路    

在嵌入式系統(tǒng)中用FPGA進行開發(fā)的幾個發(fā)展方向

  •     顧名思義,嵌入式系統(tǒng)指的是嵌入到系統(tǒng)內部的計算機系統(tǒng),是面向特定應用設計的專用計算機系統(tǒng)。     早期的嵌入式系統(tǒng)一般是以通用處理器或單片機為核心,在外圍電路中加入存儲器、功率驅動器、通信接口、顯示接口、人機輸入接口等外圍接口,再加上應用軟件,有些還加上了嵌入式操作系統(tǒng),從而構成完整的系統(tǒng)。   隨著微電子技術的進步,SoC已經(jīng)在很多應用中取代了傳統(tǒng)的以單片機為中心的架構,將很多外設和存儲器集成在一個芯片中,使系統(tǒng)的
  • 關鍵字: 嵌入式系統(tǒng)  FPGA  MCU和嵌入式微處理器  

基于ARM的智能電子提花機控制系統(tǒng)設計

  •   引 言   提花就是在織物的織造過程中對經(jīng)線的升降加以控制,使其具有凹凸不平的立體感。隨著電子技術的發(fā)展,紡織提花技術由最初的機械選針方式發(fā)展到現(xiàn)在的電磁選針方式。電子提花與機械提花相比,結構較為簡單,花型控制更為靈活可靠。電子提花又有基于工控機和基于嵌入式單片機兩種方案,后者比前者在可靠性、成本等方面更具有優(yōu)勢。   1 電子提花機嵌入式控制系統(tǒng)硬件設計   設計方案中,本文采用了核心板+底板的方式。在不修改核心板電路圖的情況下,只要改變底板的功能單元,就可以方便得對系統(tǒng)的外圍接口進行擴展。有
  • 關鍵字: 工業(yè)控制  ARM  智能電子提花機控制系統(tǒng)  數(shù)據(jù)采集  

FPGA助力高端存儲器接口設計

  • 高性能系統(tǒng)設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設計師帶來了必須解決的新挑戰(zhàn)。  關鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中
  • 關鍵字: FPGA  存儲器  接口  模擬IC  

FPGA助力高端存儲器接口設計

  •   高性能系統(tǒng)設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來把數(shù)據(jù)和時鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內部利用時鐘來鎖存數(shù)據(jù),此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設計師帶來了必須解決的新挑戰(zhàn)。   關鍵問題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來越小,該問題也益發(fā)重要;同時,更具挑戰(zhàn)性的問題是,如何讓接收到的時鐘與數(shù)據(jù)中心
  • 關鍵字: 嵌入式系統(tǒng)  單片機  FPGA  存儲器  接口  存儲器  

用FPGA實現(xiàn)數(shù)據(jù)遠距離的高精度傳輸

  •   1 意義   簡單的多機間數(shù)據(jù)通信在我們的設計中很普遍,一般情況下數(shù)據(jù)傳輸距離很短,不會超過百十m,因此僅采用雙絞線加RS232或RS485標準就可以有效傳輸。但有時多機之間的距離也會很遠,如我們所設計的一個氣象項目,就要求子站遍布在基站1km范圍內。因此在考慮成本、不增加很多設備的前提下,有效防止噪聲干擾,保證子站與基站的數(shù)據(jù)高精確傳輸就很重要。      通常多機短距通信中,可以在收發(fā)端加入奇校驗、累加和校驗等出錯就重發(fā)的防噪聲措施;但以上措施都只能檢錯,不能糾錯,也就是說傳輸過程
  • 關鍵字: 嵌入式系統(tǒng)  單片機  FPGA  數(shù)據(jù)  傳輸  MCU和嵌入式微處理器  

基于ARM處理器的MVB 2類設備研究

  •   1 引 言   列車需要傳輸大量的設備控制和旅客服務信息,隨著這些信息的數(shù)量和種類不斷地增長,迫切需要一種大容量,高速度的信息傳輸系統(tǒng)。為此,國際電工委員會(IEC)制定了一項用于規(guī)范車載設備數(shù)據(jù)通信的標準——IEC61375(列車通信網(wǎng)標準),即TCN標準,該標準于1999年6月成為國際標準。目前國際上主要的TCN產(chǎn)品供應商是德國西門子和瑞士Duagon公司,國內的株洲電力機車研究所和大連北車集團電力牽引研究所等單位進行了大量的TCN相關研究工作并取得了豐碩的科研成果。   TCN標準推薦在機車
  • 關鍵字: 嵌入式系統(tǒng)  單片機  ARM  處理器  MVB  MCU和嵌入式微處理器  
共10211條 641/681 |‹ « 639 640 641 642 643 644 645 646 647 648 » ›|

arm+fpga介紹

您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473