首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> arm+fpga

arm+fpga 文章 最新資訊

基于ARM與μClinux的RTU設計

  • 基于ARM與μClinux的RTU設計,要: 基于ARM處理器S3C4510B和μClinux的RTU總體結構設計、RTU硬件擴展方法以及在μClinux環(huán)境下開發(fā)RTU應用程序的經(jīng)驗。定義了一種RTU母板總線,介紹了由處理器總線驅動RTU母板總線的接口電路原理以及RTU母板總線上擴展硬件模塊的方法。
  • 關鍵字: 設計  RTU  Clinux  ARM  基于  

采用EEPROM對大容量FPGA芯片數(shù)據(jù)實現(xiàn)串行加載

  •   自大規(guī)?,F(xiàn)場可編程邏輯器件問世以來,先后出現(xiàn)了兩類器件,一類是基于SRAM體系結構的FPGA系列,如XILINX公司的4000系列和最新的Virtex系列;另一類是基于faxtFLASH技術的CPLD器件,如XILINX公司的9500系列和Lattice公司的ispLSxx系列芯片。FPGA具有容量大、設計資源豐富、片內ROM及RAM設計靈活等特點1,但是它們需要在每次上電時進行數(shù)據(jù)加載。目前實現(xiàn)加載的方法有以下三種:①采用PROM并行加載;②采用專用SROM串行加載;③采用單片機控制實現(xiàn)加載。  
  • 關鍵字: FPGA  XILINX  CPLD  數(shù)據(jù)加載  EEPROM  

基于USB的ARINC429總線接口模塊設計

  •   引言    ARINC429總線由美國航天無線電設備公司所資助,是廣泛應用于當前航空電子設備中的一種數(shù)據(jù)總線傳輸標準。與傳統(tǒng)的航空電子設備間的模擬傳輸相比,ARINC429總線具有抗干擾能力強、傳輸精度高、傳輸線路少以及成本低等優(yōu)點。ARINC數(shù)據(jù)總線協(xié)議規(guī)定一個數(shù)據(jù)由32位組成,采用雙極性歸零碼,以12.5Kb/s或100Kb/s碼速率傳輸。本設計利用USB即插即用、FPGA可靈活配置等特點,設計了基于USB總線的ARINC429總線接口模塊。   接口模塊總體設計結構   接口
  • 關鍵字: 接口  FPGA  USB  總線  

基于AD9957的USB側音測距信號發(fā)生器設計

  •   0 引言   隨著我國航天技術的不斷進步,深空測距技術受到越來越多的關注。在深空測距系統(tǒng)中,中頻信號發(fā)生器對系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實現(xiàn)的發(fā)射模塊存在性能不完善、輸入動態(tài)范圍小、可控性能差、不能適應中心頻率大范圍變化、體積大等問題,為了解決上述問題,可在一個標準化通用數(shù)字調制信號發(fā)生器的平臺上,通過外圍的控制電路,實現(xiàn)對載波中心頻率、輸出功率、調相指數(shù)、測距音通/斷控制等參數(shù)的改變。   以軟件無線電思想為核心,基于PLD(可編程邏輯器件)的通用調制信號
  • 關鍵字: 測距  PLD  USB  D/A  FPGA  

基于FPGA的自然對數(shù)變換器的設計與實現(xiàn)

  • 本文利用CORD IC算法在FPGA上實現(xiàn)了自然對數(shù)運算器。實驗結果表明該對數(shù)運算器的輸出誤差為10-4數(shù)量級,最高頻率可達到80MHz。該運算器適用于高速大數(shù)據(jù)量的數(shù)據(jù)處理。
  • 關鍵字: FPGA  對數(shù)運算  CORD IC算法  對數(shù)變換器  200808  

IC業(yè)在拐點生存

  • 分析了IC業(yè)的眾多特點,例如從90nm向65nm、45nm、32nm、22nm等拐點演進的困難,以及ESL、DFM拐點,制造是設計的拐點,F(xiàn)PGA與ASIC之間的拐點等熱門問題。
  • 關鍵字: EDA  65nm  45nm  22nm  光刻  處理器  FPGA  ASIC  200808  

Tensilica任命Jerry Ardizzone擔任全球銷售業(yè)務副總裁

  •   Tensilica公司日前全球發(fā)布Jerry Ardizzone已經(jīng)加盟,擔任負責全球銷售業(yè)務的副總裁。Jerry在半導體和半導體IP銷售管理方面具有超過24年的經(jīng)驗。   "130多家公司使用Tensilica的處理內核進行設計,其中包括全球前十大半導體公司中的五家。" Ardizzone表示,"Tensilica的處理器內核成功應用于從大量手機到全球最大型的路由器等各個領域,增長潛力巨大。"   "我們很高興在公司高速成長之際聘用Jerry。&
  • 關鍵字: Tensilica  半導體  IP  路由器  ARM  

移動芯片戰(zhàn)爆發(fā):ARM與英特爾誰將勝出

  •   芯片戰(zhàn)爆發(fā)_ARM、英特爾誰將勝出?   盡管中國3G通信時代只是曙光漸露,但“移動互聯(lián)網(wǎng)”已聲勢如潮。全球產業(yè)巨頭,甚至包括IT產業(yè)鏈上游的半導體企業(yè),也都在構建生態(tài)圈,試圖提前鋪墊,搶奪中國移動互聯(lián)網(wǎng)商機。其中,來自英國的ARM與巨頭英特爾,已圍繞著移動互聯(lián)網(wǎng)處理器展開激烈交鋒。   ARM是全球半導體知識產權公司,其處理器核心架構幾乎滲透了全球近100%的CDMA手機、85%以上的WCDMA手機,尤其是智能手機市場。   這正是英特爾與它之間爆發(fā)戰(zhàn)爭的理由。英特爾在
  • 關鍵字: ARM  英特爾  移動互聯(lián)網(wǎng)  MID  芯片  

基于FPGA和AD1836的I2S接口設計

  • 本文以FPGA為控制單元,完成了AD1836中D/A部分的I2S接口設計,它在數(shù)字音頻系統(tǒng)的設計中有一定的參考和實用價值。該設計已經(jīng)成功運用在某話路特性綜合測試系統(tǒng)中,性能良好。
  • 關鍵字: FPGA  1836  I2S  AD    

Altera FPGA開發(fā)板為XLoom提供誤碼率測試環(huán)境

  •   進一步展示其FPGA靈活性和通用性,Altera公司宣布,XLoom通信公司采用Stratix® II GX FPGA信號完整性開發(fā)套件來提供獨特的誤碼率(BER)測試環(huán)境。和傳統(tǒng)的BER測試設備相比,Altera基于FPGA的開發(fā)板支持XLoom以更高的性價比來測試芯片級光電互聯(lián)模塊。這一獨特的測試環(huán)境更貼近實際的客戶狀態(tài),同時進一步節(jié)省了空間,降低了功耗。   傳統(tǒng)的BER測試儀成本高達100,000美元,而Stratix II GX FPGA信號完整性開發(fā)套件在這方面的成本節(jié)省了90%
  • 關鍵字: Altera  FPGA  開發(fā)套件  XLoom  

基于FPGA的空間存儲器的糾錯系統(tǒng)

  •   1、引言   阿爾法磁譜儀(Alpha Magnetic Spectrometer,AMS)實驗室是丁肇中博士領導的由美、俄、德、法、中等16個國家和地區(qū)共300多名科學家參加的大型國際合作項目。它是國際空間站上唯一大型物理實驗,是人類第一次在太空中精密地測量高能量帶電原子核粒子的實驗。其目的是為尋找反物質所組成的宇宙和暗物質的來源以及測量宇宙線的來源。   但是對于AMS實驗的空間電子系統(tǒng),同樣會受到高能粒子的襲擊,導致存儲器的內容發(fā)生變化,改寫半導體存儲器件的邏輯狀態(tài),導致存儲單元在邏輯&ls
  • 關鍵字: FPGA  存儲器  AMS  編碼  譯碼  

ARM推出RealView ICE 3.3版本

  •   英國ARM公司發(fā)布了RealView® ICE 3.3版本,該版本可支持對CortexTM-A9處理器的調試。該版本同時也支持TI OMAP3和TI DaVinci平臺,以及ARM1176JZF-S®平臺,同時還支持Freescale i.MX31應用處理器,進一步增強了RealView調試工具的優(yōu)勢。   新功能   RealView ICE 3.3版本固件具有許多新的功能,包括:   ·對ARMCortex-A9處理器的全面調試支持   ·支
  • 關鍵字: ARM  RealView  處理器  平臺  

Actel推出Libero集成開發(fā)環(huán)境 8.4

  •   Actel公司宣布其Libero® 集成開發(fā)環(huán)境 (IDE) 增添全新的功耗優(yōu)化和增強的設計創(chuàng)建功能。全新的Libero IDE 8.4針對基于 Flash的IGLOO®、IGLOO PLUS和 ProASIC®3L現(xiàn)場可編程門陣列 (FPGA),提供由1.14V至 1.575V的FPGA內核工作電壓范圍,為設計人員提供額外的內核電壓選擇,以實現(xiàn)更低的功耗。新版本Libero IDE改進了SmartPower功耗分析工具,便于比較同一設計的多種設計實現(xiàn)和器件不同工作條件下的狀況
  • 關鍵字: Actel  IDE  Libero  FPGA  集成開發(fā)環(huán)境  

Altera在40nm:抖動、信號完整性、功耗和工藝達到最佳的收發(fā)器

  •   1. 引言   在摩爾定律的推動下,半導體行業(yè)技術發(fā)展非常迅速,集成電路晶體管數(shù)量每兩年翻倍,對器件或者系統(tǒng)之間的通信鏈路數(shù)據(jù)速率要求越來越高。而工藝節(jié)點的減小又促進了摩爾定律。減小體積可以在單位邏輯中容納更多的功能,提高工作速率、邏輯密度和集成度,同時降低了。通常采用高級設計方法和工藝技術來提高數(shù)據(jù)速率,支持固網(wǎng)和無線通信、計算機、存儲、軍事應用以及廣播電子系統(tǒng)發(fā)送接收大量數(shù)據(jù),以滿足不斷增長的數(shù)據(jù)傳輸和帶寬要求。   微處理器和FPGA等前沿產品采用了65-nm工藝技術。這些產品的后續(xù)型號將采
  • 關鍵字: 半導體  FPGA  微處理器  I/O  

基于ARM的數(shù)字視頻監(jiān)控系統(tǒng)的設計

  • 基于ARM的數(shù)字視頻監(jiān)控系統(tǒng)的設計,基于ARM嵌入式的數(shù)字化遠程監(jiān)控是基于現(xiàn)代通信技術的一種新應用。本文首先介紹了數(shù)字視頻監(jiān)控系統(tǒng)的一些基本知識;然后介紹了實現(xiàn)數(shù)字監(jiān)控系統(tǒng)的三種可選方案,并對比這三種方案;再重點介紹了本設計中數(shù)字監(jiān)控系統(tǒng)的硬件設計和軟件設計;最后對該系統(tǒng)做出了總結。
  • 關鍵字: 監(jiān)控系統(tǒng)  設計  視頻  數(shù)字  ARM  基于  
共10216條 605/682 |‹ « 603 604 605 606 607 608 609 610 611 612 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473