altera 文章 進入altera技術(shù)社區(qū)
Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC
- ? 為幫助設(shè)計人員提高集成度,進一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價,具有1330萬邏輯門。Alte
- 關(guān)鍵字: Altera 40-nm FPGA ASIC
Altera Quartus II軟件8.0開創(chuàng)高端FPGA的性能和效能最高水平
- 2008年5月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布Quartus® II軟件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續(xù)了公司在設(shè)計軟件性能和效能上的領(lǐng)先優(yōu)勢。和最相近的競爭軟件相比,這一版本的Quartus II軟件在高端FPGA上平均快出兩個速率等級,編譯時間縮短了3倍。8.0版增加了新的效能特性,支持業(yè)界最先進的FPGA,進一步印證了Altera幫助FPGA設(shè)計人
- 關(guān)鍵字: Altera Quartus II FPGA
Altera Stratix III FPGA的LVDS I/O支持SGMII
- Altera公司今天宣布,Stratix® III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達到1.25 Gbps,滿足SGMII嚴格的抖動性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程邏輯器件,降低了每個器件的成本和功耗,提供更多的接口。 Stratix III FPGA的SGMII
- 關(guān)鍵字: Altera Stratix III FPGA SGMII 以太網(wǎng)
基于NIOS軟核的無線傳感器網(wǎng)絡(luò)實驗平臺硬/軟件實現(xiàn)

- 1 引言 傳感器網(wǎng)絡(luò)中, 隨機分布的集成有傳感器、數(shù)據(jù)處理單元和通信模塊的微小節(jié)點通過自組織的方式構(gòu)成網(wǎng)絡(luò), 借助于節(jié)點中內(nèi)置的形式多樣的傳感器測量所在周邊環(huán)境中的熱、紅外、聲納、雷達和地震波信號, 從而探測包括溫度、濕度、噪聲、光強度、壓力、土壤成分、移動物體的大小、速度和方向等眾多我們感興趣的物質(zhì)現(xiàn)象。在通信方式上, 雖然可以采用有線、無線、紅外和光等多種形式, 但一般認為短距離的無線低功率通信技術(shù)最適合傳感器網(wǎng)絡(luò)使用, 一般稱作無線傳感器網(wǎng)絡(luò)(WSNs) 。這種無線傳感器網(wǎng)絡(luò)中的每個傳感器
- 關(guān)鍵字: 傳感器 數(shù)據(jù)處理單元 通信模塊 Altera 嵌入式處理器
給醫(yī)療電子設(shè)備開發(fā)人員的幾點建議

- 醫(yī)療電子設(shè)備正變得越來越復雜,工程師在開發(fā)這些設(shè)備時也面臨越來越多的挑戰(zhàn),如何應(yīng)對這些挑戰(zhàn)?4月21日,由創(chuàng)意時代主辦,中國電子學會生物醫(yī)學電子分會協(xié)辦的2008中國國際醫(yī)療電子技術(shù)大會以下(簡稱CMET2008)隆重召開。作為國內(nèi)首個關(guān)注醫(yī)療電子技術(shù)方案與發(fā)展的專業(yè)技術(shù)性論壇,本次大會吸引了包括西門子邁迪特磁共振有限公司Actel、TI、NI、Xilinx、ADI、Altera在內(nèi)國際醫(yī)療電子元器件供應(yīng)巨頭參會。與會專家就本土醫(yī)療電子設(shè)計發(fā)表了精彩的演講,并給本土醫(yī)療電子設(shè)計人員提出了一些好的建議。
- 關(guān)鍵字: 醫(yī)療電子設(shè)備 中國國際醫(yī)療電子技術(shù)大會 西門子 西門子 TI公司 Xilinx ADI Altera
2008年4月7日,Altera啟動2008亞洲創(chuàng)新設(shè)計大賽
- Altera 公司今天宣布,正式邀請中國工科學生參加 2008 Altera 亞洲創(chuàng)新設(shè)計大賽,提交他們的創(chuàng)新設(shè)計。大賽旨在提高學生對可編程邏輯嵌入式設(shè)計的興趣,培養(yǎng)他們的工程設(shè)計技巧。工科大學生和研究生可以以個人或者三人組隊的形式參加此次競賽。 大賽得到了業(yè)界合作伙伴的全力支持,包括 The MathWorks、凌力爾特 (Linear Technology Corporation) 和友晶科技。進入決賽的團隊將獲得 Altera® 開發(fā)和教育套件 (DE1)、The MathWork
- 關(guān)鍵字: Altera 創(chuàng)新設(shè)計大賽
采用FPGA實現(xiàn)廣播視頻基礎(chǔ)設(shè)施(06-100)

- 高清晰電視(HDTV)視頻內(nèi)容制作以及這些內(nèi)容在帶寬受限廣播通道中的傳送技術(shù)得到了迅速發(fā)展,推動了新的視頻壓縮標準和相關(guān)圖像處理應(yīng)用的進展。 視頻和圖像處理發(fā)展趨勢 與視頻和圖像處理相關(guān)的HDTV和數(shù)字影院等創(chuàng)新技術(shù)的發(fā)展非常迅速,其推動力量在于圖像采集和顯示分辨率、高級壓縮方法以及視頻智能的跨越式進步。廣播設(shè)備的分辨率在過去幾年中有了明顯的提高(HDTV—1920×1080象素和數(shù)字影院—4096×1714象素)。 高級壓縮方
- 關(guān)鍵字: Altera FPGA HDTV
數(shù)字化全雙工語音會議電路(06-100)

- 語音會議和全雙工語音會議 “語音會議”常被稱為“電話會議”,但電話會議只是語音會議的形式之一。實際上,語音會議的用戶終端并不限于電話機,也可以是調(diào)度機、會議機、指揮機等各種通信設(shè)備的語音終端;語音會議的通信網(wǎng)絡(luò)也并不限于普通的二線制PSTN電話網(wǎng)絡(luò),還可以是四線制的語音網(wǎng)絡(luò)、專用的無線通信網(wǎng)絡(luò)或者有線/無線結(jié)合的綜合通信網(wǎng)絡(luò)。 在語音會議中,每個與會者都可以收聽會議,但不一定能夠發(fā)言。如果與會者要通過申請才能發(fā)言,那么習慣上稱其為&ldquo
- 關(guān)鍵字: Altera FPGA Cyclone
在FPGA中集成高速串行收發(fā)器面臨的挑戰(zhàn)(04-100)

- Altera公司對PCI Express,串行Rapid I/O和SerialLite等串行標準和協(xié)議的認可,將促進具有時鐘和數(shù)據(jù)恢復(CDR)功能的高速串行收發(fā)器的應(yīng)用。這些曾在4或8位ASSP中使用的收發(fā)器現(xiàn)在可以集成在高端FPGA中。帶有嵌入式收發(fā)器的FPGA占據(jù)更小的電路板空間,具有更高的靈活性和無需接口處理的兩芯片方案等優(yōu)勢,因此,采用這種FPGA對電路板設(shè)計者是很具有吸引力的選擇。 在FPGA中集成收發(fā)器使得接口電路處理工作由電路板設(shè)計者轉(zhuǎn)向芯片設(shè)計者。本文闡述在一個FPGA中集成1
- 關(guān)鍵字: Altera FPGA ASSP ASIC
FPGA到高速DRAM的接口設(shè)計(04-100)

- FPGA做為系統(tǒng)的核心元件正在更多的用于網(wǎng)絡(luò)、通信、存儲和高性能計算應(yīng)用中,在這些應(yīng)用中都需要復雜的數(shù)據(jù)處理。 所以,現(xiàn)在FPGA支持高速、外部存儲器接口是必須遵循的?,F(xiàn)在的FPGA具有直接接口各種高速存儲器件的專門特性。本文集中描述高速DRAM到FPGA的接口設(shè)計。 設(shè)計高速外部存儲器接口不是一件簡單的任務(wù)。例如,同步DRAM已發(fā)展成高性能、高密度存儲器并正在用于主機中。最新的DRAM存儲器—DDR SDRAM,DDR2和RLDRAM II支持頻率范圍達到133MHz(260
- 關(guān)鍵字: Altera FPGA DRAM
Altera低功耗Cyclone III FPGA實現(xiàn)便攜式應(yīng)用的高度集成
- Altera公司宣布65-nm Cyclone III FPGA系列推出新的8x8 mm2封裝(M164),為設(shè)計人員提供單位電路板上容量最大的FPGA。設(shè)計人員現(xiàn)在可以充分利用Cyclone III器件的低功耗和大容量領(lǐng)先優(yōu)勢,設(shè)計實現(xiàn)消費類、軍事和工業(yè)市場上空間受限的大批量應(yīng)用。 MICroE系統(tǒng)公司電氣系統(tǒng)工程總監(jiān)Paul Remillard評論說:“我們的客戶非常看重小型、快速、智能和低成本Mercury編碼器解決方案。我們之所以選擇Cyclone III FPGA,是因為其
- 關(guān)鍵字: Altera
四種常用FPGA/CPLD設(shè)計思想與技巧之乒乓操作
- FPGA
- 關(guān)鍵字: CPLD設(shè)計 FPGA 乒乓 Xilinx Altera Lattice actel 操作 系統(tǒng)設(shè)計 思想
altera介紹
Altera 的可編程解決方案幫助系統(tǒng)和半導體公司快速高效的實現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢,贏得市場競爭。
自二十年前發(fā)明世界上第一個可編程邏輯器件開始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng)新的傳統(tǒng),是世界上"可編程芯片系統(tǒng)" (SOPC) 解決方案倡導者。Altera 公司總部位于美國加州的圣何塞,并在全球的14個國家中擁有近2000名員工,其2005年度的年收入高達11.23億美 [ 查看詳細 ]
相關(guān)主題
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
