首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> altera

一種基于SOPC技術(shù)的指紋識別系統(tǒng)設(shè)計方案

  •   0 引言   人的指紋具備的唯一性、終身不變性、易獲取和難以復(fù)制等特點(diǎn),使得指紋識別很早就成為身份識別中的一種技術(shù)手段。隨著科學(xué)技術(shù)的發(fā)展,指紋識別已經(jīng)成為目前最為實(shí)用、應(yīng)用最為廣泛的生物識別技術(shù),尤其在民用生物識別技術(shù)中。指紋識別技術(shù)已經(jīng)在金融、醫(yī)療、公安、門禁系統(tǒng)等領(lǐng)域得到了廣泛的應(yīng)用。   傳統(tǒng)的指紋識別系統(tǒng)都是基于PC機(jī)的,這種系統(tǒng)具有識別速度快、樣本存儲量大、軟件設(shè)計技術(shù)成熟等優(yōu)點(diǎn)。但是,基于PC機(jī)的指紋識別系統(tǒng)由于價格昂貴、移動性能差、功耗高等缺點(diǎn)限制了其應(yīng)用的進(jìn)一步擴(kuò)大。自二十世紀(jì)末
  • 關(guān)鍵字: ALTERA  SOPC  指紋識別  

Altera面向OpenCL的軟件開發(fā)套件可快速地提供原型開發(fā)流程

  •   Altera公司(Nasdaq: ALTR)今天宣布,幫助編程人員在FPGA中大幅度加速實(shí)現(xiàn)算法。Altera面向OpenCL的SDK 14.0版包括對程序設(shè)計非常熟悉的快速原型設(shè)計流程,支持用戶在FPGA加速板上快速進(jìn)行設(shè)計原型開發(fā)。Altera與它的電路板合作伙伴一起,提供由Altera OpenCL解決方案支持的完整的參考設(shè)計、參考平臺和FPGA開發(fā)板,進(jìn)一步加速了基于FPGA的應(yīng)用開發(fā)。這些參考平臺也讓定制化的FPGA加速器的開發(fā)更為流暢,以符合特定應(yīng)用的需求。   Altera是唯一提供公
  • 關(guān)鍵字: Altera  OpenCL  SDK 14.0  

Altera交付14.0版Quartus II軟件,其編譯時間業(yè)界最快

  •   Altera公司(Nasdaq: ALTR)今天發(fā)布Quartus® II軟件14.0版——FPGA業(yè)界性能和效能首屈一指的軟件。Altera的這一最新版軟件編譯時間比競爭設(shè)計工具套裝平均快出2倍,保持了FPGA和SoC設(shè)計的軟件領(lǐng)先優(yōu)勢。   Quartus II軟件14.0版支持用戶更高效的迅速實(shí)現(xiàn)FPGA和SoC設(shè)計。最新版包括新的快速重新編譯特性,對設(shè)計進(jìn)行小改動后,編譯時間縮短了4倍;以及同類最佳的PCI Express (PCIe) IP解決方案,性能達(dá)到
  • 關(guān)鍵字: Altera  Quartus II  FPGA  SoC  

Altera與Cavium合作,為網(wǎng)絡(luò)應(yīng)用提供經(jīng)過預(yù)驗(yàn)證的數(shù)據(jù)包分類解決方案

  •   Altera公司(NASDAQ: ALTR)近日宣布,其Interlaken旁視知識產(chǎn)權(quán)(IP)內(nèi)核通過了測試,與Cavium的NEURON Search?處理器兼容。  這一可立即部署實(shí)施、經(jīng)過預(yù)先驗(yàn)證的解決方案為網(wǎng)絡(luò)OEM提供了低延時、高性能數(shù)據(jù)包接口,適用于包括路由器、交換機(jī)、防火墻以及安全存儲在內(nèi)的多種網(wǎng)絡(luò)應(yīng)用。Interlaken旁視IP內(nèi)核目前以Altera系列同類最佳IP內(nèi)核組成的形式提供,經(jīng)過優(yōu)化,集成在Altera Arria? 10和Stratix? V FPGA中,具有性能優(yōu)異、
  • 關(guān)鍵字: Altera  IP  Cavium  

美本土芯片制造商逃離尋發(fā)展的市場

  • 芯片制造業(yè)本就是個高成本的行業(yè),長期以來都嚴(yán)重依賴規(guī)模經(jīng)濟(jì)性。同時,芯片制造業(yè)又是一個“高富帥”行業(yè),面對美國“劫富濟(jì)貧”的稅收政策,轉(zhuǎn)向海外避稅是理所當(dāng)然的事。
  • 關(guān)鍵字: Altera  芯片制造  

Altera可編程邏輯成為軟件定義數(shù)據(jù)中心的關(guān)鍵DNA

  •   Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成為軟件定義數(shù)據(jù)中心(SSDC)開發(fā)的核心組成,Altera與微軟研究院以及必應(yīng)合作,加速網(wǎng)絡(luò)搜索引擎部分的開發(fā)。Altera的現(xiàn)場可編程邏輯陣列(FPGA)加速了大量數(shù)據(jù)在服務(wù)器上的處理過程,幫助解決大數(shù)據(jù)難題,滿足了巨大的分布式工作負(fù)載需求。   微軟在名為《一種加速大規(guī)模數(shù)據(jù)中心服務(wù)的重新配置架構(gòu)》的研究論文中共享了關(guān)鍵開發(fā)內(nèi)容,在明尼阿波利斯舉行的41屆計算機(jī)體系結(jié)構(gòu)國際大會 (ISCA)上宣讀此篇論文。這篇論文詳細(xì)介紹了怎樣應(yīng)
  • 關(guān)鍵字: Altera  FPGA  可編程邏輯  

一種基于CPLD的單片機(jī)脈沖信號源設(shè)計

  •   單片機(jī)產(chǎn)生的脈沖信號源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號源,脈沖信號源的參數(shù)(頻率、占空比)由工控機(jī)通過I/O板卡設(shè)置,設(shè)定的參數(shù)由數(shù)碼管顯示,這種脈沖信號源與其它脈沖信號發(fā)生電路相比具有輸出頻率高、步進(jìn)小(通過選用高速CPLD可提高頻率及縮小步進(jìn))、精度高、參數(shù)調(diào)節(jié)方便、易于修改等優(yōu)點(diǎn)。   1系統(tǒng)組成及工作原理   脈沖信號源電路核心采用一片可編程邏輯器件EPM7128SLC84—10,它屬于
  • 關(guān)鍵字: CPLD  Altera  MAX7000  

Altera與Lime微系統(tǒng)公司合作,加速并簡化了無線網(wǎng)絡(luò)的開發(fā)

  • Altera公司與總部位于英國的現(xiàn)場可編程RF (射頻)收發(fā)器優(yōu)秀供應(yīng)商Lime微系統(tǒng)公司達(dá)成戰(zhàn)略合作協(xié)議,重點(diǎn)是聯(lián)合開發(fā)并促進(jìn)各種寬帶無線市場可編程解決方案的實(shí)現(xiàn)。按照協(xié)議,雙方將開發(fā)經(jīng)過優(yōu)化的現(xiàn)場可編程射頻(FPRF)收發(fā)器、數(shù)字RF和基帶解決方案,支持系統(tǒng)設(shè)計人員在關(guān)鍵無線基礎(chǔ)設(shè)施、企業(yè)、軍事、工業(yè),以及測試和醫(yī)療應(yīng)用中降低其總成本和功耗,縮短產(chǎn)品面市時間,實(shí)現(xiàn)定制設(shè)計。作為協(xié)議的一部分,Altera也會直接投資Lime微系統(tǒng)公司。 Lime微系統(tǒng)公司CEO Ebrahim Bushehri評論說
  • 關(guān)鍵字: Altera  Lime  

邁瑞醫(yī)療國際有限公司授予Altera最佳質(zhì)量獎,表彰其業(yè)界最好的FPGA技術(shù)、服務(wù)和支持

  •   邁瑞醫(yī)療國際有限公司(NYSE: MR)是全球領(lǐng)先的醫(yī)療設(shè)備和解決方案供應(yīng)商、美國紐交所上市企業(yè),授予了Altera公司(NASDAQ: ALTR) 2013年度“最佳質(zhì)量獎”。邁瑞公司總部設(shè)在中國深圳,主要業(yè)務(wù)集中在生命信息與支持、體外診斷、數(shù)字超聲、醫(yī)學(xué)影像四大領(lǐng)域。邁瑞公司贊賞Altera及時交付先進(jìn)的高性價比可編程邏輯解決方案,一直能夠滿足其高質(zhì)量、可靠性和服務(wù)需求?! ∵@是過去八年中Altera第五次獲得邁瑞公司的獎項(xiàng),雙方建立了相互信賴的合作關(guān)系,提高了產(chǎn)品質(zhì)量,支持客戶取得成功。邁瑞公司
  • 關(guān)鍵字: Altera  FPGA  醫(yī)療  邁瑞  

Altera為下一代非易失FPGA提供早期使用軟件

  •   Altera公司(Nasdaq: ALTR)今天宣布,為Altera最新的10代FPGA和SoC系列產(chǎn)品之一——MAX? 10 FPGA,提供Quartus? II beta軟件和早期使用文檔。基于TSMC的55 nm嵌入式閃存工藝技術(shù),MAX 10 FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件中采用了先進(jìn)的工藝,是革命性的非易失FPGA。提供軟件支持和產(chǎn)品文檔,客戶可以馬上開始他們的MAX 10 FPGA設(shè)計?! ltera最近完成了首批MAX 10 FPGA投片,與TSMC合作將于201
  • 關(guān)鍵字: Altera  FPGA  SoC  

Altera客戶樹立業(yè)界里程碑—采用Stratix 10 FPGA和SoC,內(nèi)核性能提高了兩倍

  •   Altera公司 (Nasdaq: ALTR)于2014年5月7日宣布,與前一代高性能可編程器件相比,Stratix? 10 FPGA和SoC客戶設(shè)計的內(nèi)核性能成功提高了兩倍。Altera與幾家早期試用客戶在多個市場領(lǐng)域密切合作,使用Stratix 10性能評估工具測試了他們的下一代設(shè)計。客戶所體會到的FPGA內(nèi)核性能突破源自Intel 14 nm三柵極工藝技術(shù)以及革命性的Stratix 10 HyperFlex?體系結(jié)構(gòu)。   HyperFlex是Altera為Strati
  • 關(guān)鍵字: Altera  FPGA  SoC  

一種基于FPGA的視頻邊緣檢測系統(tǒng)設(shè)計

  • 摘要:對于視頻圖像檢測與識別的需要,提出了一種基于FPGA的視頻邊緣檢測系統(tǒng)設(shè)計方案,并完成系統(tǒng)的硬件設(shè)計。通過FPGA控制攝像頭進(jìn)行視頻采集,雙端口SDRAM對圖像數(shù)據(jù)進(jìn)行緩存,F(xiàn)PGA再對數(shù)據(jù)進(jìn)行實(shí)時處理。實(shí)際采用DE2-115開發(fā)板和CMOS攝像頭OV7670為硬件平臺進(jìn)行驗(yàn)證。結(jié)果表明,該系統(tǒng)具有實(shí)時性高,檢測準(zhǔn)確的特點(diǎn),達(dá)到了設(shè)計要求。 隨著科技的發(fā)展,視頻采集系統(tǒng)越來越廣泛的應(yīng)用于各個領(lǐng)域,如體育直播,視頻會議,導(dǎo)彈的電視制導(dǎo)等等。而圖像邊緣是圖像的基本特征之一,其中包含了很重要的邊界信息,
  • 關(guān)鍵字: Altera  Cyclone IV  

Altera展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)

  •   Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)。基于14?nm的FPGA測試芯片采用了關(guān)鍵知識產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)。  Altera公司研發(fā)資深副總裁Brad?Howe評論說:“今天的新聞為A
  • 關(guān)鍵字: Altera  FPGA  Intel   

Altera樹立業(yè)界里程碑:展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)

  •   Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)?;?4?nm的FPGA測試芯片采用了關(guān)鍵知識產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)?! ltera公司研發(fā)資深副總裁Brad?Howe評論說:“今天的新聞為A
  • 關(guān)鍵字: FPGA  Altera  Intel  SoC  

Altera徹底改變基于FPGA的浮點(diǎn)DSP

  •   Altera公司日前宣布在FPGA浮點(diǎn)DSP性能方面實(shí)現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE?754兼容浮點(diǎn)運(yùn)算功能的可編程邏輯公司,前所未有的提高了DSP性能、設(shè)計人員的效能和邏輯效率。硬核浮點(diǎn)DSP模塊集成在正在發(fā)售的Altera?20?nm?Arria?10?FPGA和SoC中,也集成在14?nm?Stratix?10?FPGA和SoC中。集成硬核浮點(diǎn)DSP模塊結(jié)合先進(jìn)的高級工
  • 關(guān)鍵字: Altera  FPGA  DSP  
共576條 12/39 |‹ « 10 11 12 13 14 15 16 17 18 19 » ›|

altera介紹

Altera 的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效的實(shí)現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢,贏得市場競爭。 自二十年前發(fā)明世界上第一個可編程邏輯器件開始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng)新的傳統(tǒng),是世界上"可編程芯片系統(tǒng)" (SOPC) 解決方案倡導(dǎo)者。Altera 公司總部位于美國加州的圣何塞,并在全球的14個國家中擁有近2000名員工,其2005年度的年收入高達(dá)11.23億美 [ 查看詳細(xì) ]

相關(guān)主題

熱門主題

DP-MCU/Altera    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473