捕獲時間 文章 最新資訊
基于FPGA的高速數字鎖相環(huán)的設計與實現
- 摘 要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時間的方案,并詳細介紹了該方案基于FPGA的實現方法。通過對所設計的鎖相環(huán)進行計算機仿真和硬件測試,表明該方案確實可以提高鎖相環(huán)的捕獲性能。關鍵詞:數字鎖相環(huán)(DPLL);捕獲時間;FPGA;VHDL引言捕獲時間是鎖相環(huán)的一個重要參數,指的是鎖相環(huán)從起始狀態(tài)到達鎖定狀態(tài)所需時間。在一些系統中,如跳頻通信系統,由于系統工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達上萬次),要求鎖相環(huán)能夠對信號相位快速捕獲。因此
- 關鍵字: FPGA VHDL 捕獲時間 數字鎖相環(huán)(DPLL)
共1條 1/1 1 |
捕獲時間介紹
您好,目前還沒有人創(chuàng)建詞條捕獲時間!
歡迎您創(chuàng)建該詞條,闡述對捕獲時間的理解,并與今后在此搜索捕獲時間的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對捕獲時間的理解,并與今后在此搜索捕獲時間的朋友們分享。 創(chuàng)建詞條