首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 單片機 轉(zhuǎn)速 軟件

單片機 轉(zhuǎn)速 軟件 文章 最新資訊

基于AVR單片機的負荷缸多路遙控開關(guān)編解碼實現(xiàn)

  •   負荷缸是船舶電力核心發(fā)電機性能的負荷試驗必備的重要工裝設備,通過負荷試驗,可以檢驗發(fā)電機長期工作的性能穩(wěn)定的情況(靜態(tài)特性)和對突加突卸負荷的應變能力(動態(tài)特性)。AVR單片機具有高性能低價格的優(yōu)點,在本文中利用AVR單片機對發(fā)電機負荷缸的多路遠程遙控開關(guān)量進行采集監(jiān)控并進行數(shù)字信號編解碼,用2芯的電纜取代原來40芯的粗電纜傳輸控制信號,有效地解決了工作中遇到的問題。   1 問題的提出   我們通過把由發(fā)電機供電的通電極板放到負荷缸水電阻中,用充氣升降極板和補給水調(diào)節(jié)水電阻大小的方法控制試驗發(fā)電
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  AVR  單片機  遙控開關(guān)編解碼  MCU和嵌入式微處理器  

基于AVR和FPGA高精度數(shù)字式移相發(fā)生器的設計

  •   1 引 言   移相信號發(fā)生器屬于信號源的一個重要組成部分,但傳統(tǒng)的模擬移相有許多不足,如移相輸出波形易受輸入波形的影響,移相角度與負載的大小和性質(zhì)有關(guān),移相精度不高,分辨率較低等。而且,傳統(tǒng)的模擬移相不能實現(xiàn)任意波形的移相,這主要是因為傳統(tǒng)的模擬移相由移相電路的幅相特性所決定,對于方波、三角波、鋸齒波等非正弦信號各次諧波的相移、幅值衰減不一致,從而導致輸出波形發(fā)生畸變。目前利用DDS技術(shù)產(chǎn)生信號源的方法得到了廣泛的應用,但是專用DDS芯片由于采用特定的集成工藝,內(nèi)部數(shù)字信號抖動很小,不可以輸出高質(zhì)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  AVR  FPGA  發(fā)生器  MCU和嵌入式微處理器  

多時鐘域數(shù)據(jù)傳遞的FPGA實現(xiàn)

  •   隨著EDA技術(shù)的發(fā)展,由于其在電子系統(tǒng)設計領(lǐng)域中的明顯優(yōu)勢,F(xiàn)PGA已經(jīng)在許多方面得到了廣泛應用,特別是在無線通信領(lǐng)域,F(xiàn)PGA以其極強的實時性,指令軟件編程的極大靈活性贏得了巨大的市場。本文采用FPGA來設計一款廣泛應用于計算機、Modem、數(shù)據(jù)終端以及許多其他數(shù)字設備之間的數(shù)據(jù)傳輸?shù)膶S卯惒讲⑿型ㄐ沤涌谛酒瑢崿F(xiàn)了某一時鐘域(如66 MHz)的8位并行數(shù)據(jù)到另一低時鐘域(如40 MHz)16位并行數(shù)據(jù)的異步轉(zhuǎn)換,并且客戶可以根據(jù)自己的要求進行數(shù)據(jù)定義。完成數(shù)據(jù)在不同時鐘域間的正確傳遞的同時防止亞穩(wěn)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  數(shù)字電路  觸發(fā)器  MCU和嵌入式微處理器  數(shù)據(jù)采集  

利用串行 RapidIO 連接功能增強DSP協(xié)處理能力

  •   目前,對高速通信與超快計算的需求正與日俱增。有線和無線通信標準的應用隨處可見,數(shù)據(jù)處理架構(gòu)每天都在擴展。較為普遍的有線通信方式是以太網(wǎng)(LAN、WAN 和 MAN 網(wǎng)絡)。手機通信是最為常見的無線通信方式,由應用了 DSP 的架構(gòu)實現(xiàn)。電話作為語音連接的主要工具,目前正在不斷滿足日益增強的語音、視頻和數(shù)據(jù)要求。   系統(tǒng)設計人員在創(chuàng)建架構(gòu)時不僅需考慮三網(wǎng)合一模式這一高端需求,還需滿足以下要求:高性能;低延遲;較低的系統(tǒng)成本(包括 NRE);可擴展、可延伸架構(gòu);集成現(xiàn)成 (OTS) 組件;分布式處理;
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  串行  RapidIO  DSP  MCU和嵌入式微處理器  

賽普拉斯和Mobilygen提供了兩種Video-Over-USB參考設計

  •   賽普拉斯半導體公司和Mobilygen公司于日前推出兩款可將移動設備中的視頻文件轉(zhuǎn)換為H.264格式的參考設計。新型Crusher和Crusher-Capture參考設計采用了賽普拉斯公司的EZ-USB® FX2LP USB控制器和Mobilygen公司的MG1264 H.264視頻編解碼器,與實時相比,這兩款設計可將H.264視頻的編碼進程加快5倍。H.264視頻標準可以用一半的比特率產(chǎn)生出與MPEG-2相當?shù)囊曨l品質(zhì),目前在許多應用中日漸受到青睞,包括Apple® video iP
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  賽普拉斯  Mobilygen  USB  開發(fā)工具  

德州儀器以業(yè)界最低抖動多速率 11.3 Gbps 均衡器擴展高速均衡器系列

  •   日前,德州儀器 (TI) 宣布推出靈活的高速均衡器,從而進一步擴展了底板或有源銅線纜等印制電路板信號通道的范圍。借助高達 11.3Gbps 的多速率運算功能,新型均衡器支持所有 10G/8G 接口標準。該器件的雙線串行接口、引腳控制與基于 PC 的圖形用戶界面 (GUI) 可實現(xiàn)極快原型設計,從而能夠顯著縮短各種應用的開發(fā)周期,其中包括高性能計算機、存儲子系統(tǒng)、電信設備以及自動測試設備 (ATE)。   TLK1101E 具備出色的補償損耗功能,能夠為目標應用提供高度的信號完整性。例如,該均衡器提供
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  德州儀器  均衡器  TLK1101E  MCU和嵌入式微處理器  

QuickLogic滿足軍規(guī)溫度的PolarPro QL1P1000產(chǎn)品已實現(xiàn)量產(chǎn)

  •   QuickLogic公司宣布滿足軍規(guī)額定溫度的QL1P1000現(xiàn)在已實現(xiàn)量產(chǎn)。QL1P1000是PolarPro系列可編程解決方案平臺的一員,采用的業(yè)界超低功耗可配置技術(shù)已高達1百萬門。   QuickLogic的解決方案市場副總裁Brian Faith表示:“一直以來,QuickLogic的產(chǎn)品都因其在惡劣條件下的可靠性能備受軍方和航空電子設備設計人員的贊賞。PolarPro QL1P1000,我們增加了其邏輯密度以滿足現(xiàn)今對更精密系統(tǒng)的需求?!?   QL1P1000平臺可為要求最苛刻的軍事應用
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  QuickLogic  QL1P1000  PolarPro  

Altera發(fā)售全線65nm Cyclone III FPGA

  •   Altera宣布低功耗、低成本Cyclone III系列65-nm FPGA所有8個型號的產(chǎn)品級芯片實現(xiàn)量產(chǎn)。自從2007年3月推出以來,Cyclone III系列產(chǎn)品已迅速應用于無線、軍事、顯示、汽車和工業(yè)市場的大量客戶系統(tǒng)中。   Altera公司低成本產(chǎn)品營銷總監(jiān)Luanne Schirrmeister評論說:“作為業(yè)界首款也是唯一一款65-nm低成本FPGA系列,Cyclone III器件在數(shù)字系統(tǒng)設計中前所未有地同時實現(xiàn)了高密度、低功耗和低成本。而當今FPGA設計人員需要的是經(jīng)過硬件測試的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  Cyclone  III  MCU和嵌入式微處理器  

誰贏誰輸?第四季度晶圓代工廠商盤點

  •   誰是2007年第四季度純晶圓代工與IC裝配業(yè)務領(lǐng)域中的贏家與輸家?贏家:臺積電(TSMC)。不輸不贏:特許半導體(Chartered)。輸家:日月光(ASE),中芯國際(SMIC),矽品精密(SPIL),聯(lián)電(UMC)。   這是根據(jù)是否能達到FriedmanBillingsRamsey&Co.Inc.(FBR)制訂的第四季度業(yè)績目標所作的判斷。FBR的分析師MehdiHosseini表示:“最近了解到的情況顯示,由于部分晶圓出貨時間從明年第一季度提前到了今年第四季度,第四季度臺積電總體晶圓
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  晶圓  IC  臺積電  IC  制造制程  

Tensilica公司與eASIC公司合作提供支持結(jié)構(gòu)化ASIC的免費鉆石系列處理器IP

  •   Tensilica公司聯(lián)合eASIC公司日前宣布建立合作伙伴關(guān)系,以消除SOC開發(fā)過程中面臨的成本壁壘。通過此項合作,eASIC公司允許其零掩模費用且無最低訂貨量限制的ASIC客戶免費使用Tensilica公司愈見流行的鉆石標準系列Microcontroller/CPU/DSP IP核。eASIC公司的客戶目前可通過該公司的eZ-IP聯(lián)盟組織獲得鉆石系列標準處理器內(nèi)核IP。   本項史無前例的合作將極大幫助嵌入式設計工程師對于基于結(jié)構(gòu)化ASIC的應用使用多款高性能低功耗的鉆石系列處理器IP核進行SO
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Tensilica  eASIC  處理器  MCU和嵌入式微處理器  

陷入窘境 AMD何時才能趕超英特爾?

  •   2007年的處理器市場,AMD和英特爾之間依然是你追我趕的激烈競爭局面,但是今年AMD在與英特爾的競爭中似乎表現(xiàn)不佳。   在AMD與英特爾的競爭過程中,AMD也有取得表現(xiàn)不俗的時候,當AMD推出的Opteron處理器在性能上要比英特爾的x86處理器優(yōu)秀得多,這一點著實讓英特爾感到頭疼,并且Opteron處理器的推出也迫使英特爾不得不回過頭來修改自己未來兩年內(nèi)的產(chǎn)品路線圖,英特爾之前一直是以頻率為中心,一切都是圍繞著提升CPU的頻率轉(zhuǎn),Opteron處理器的問世卻使其不得不提前考慮多核心的問題。
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  AMD  英特爾  CPU  MCU和嵌入式微處理器  

摩爾定律十年后失效 業(yè)界爭議甚囂塵上

  •   今年12月16日是晶體管誕生60周年紀念日,但是摩爾定律的發(fā)現(xiàn)者,英特爾公司聯(lián)合創(chuàng)始人戈登▪摩爾卻在接受美聯(lián)社采訪時說,摩爾定律還只能延續(xù)十年,此后在技術(shù)上將會變得十分困難,在他看來,晶體管體積繼續(xù)縮小的物理極限即將達到。美聯(lián)社評論稱,由此,曾經(jīng)驅(qū)動了數(shù)字技術(shù)革命--甚至是現(xiàn)代經(jīng)濟--的半導體技術(shù)引擎將"剎車"停車。   "摩爾定律"可以簡述為:每18個月,同一面積芯片上可以集成的晶體管數(shù)量將翻一番,而價格下降一半。問世40多年來,摩爾定律對推動整個半導體行業(yè)發(fā)展,驅(qū)動數(shù)字革命和加速信息
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  晶體管  半導體  摩爾定律  IC  制造制程  

國產(chǎn)龍芯CPU與中國IC產(chǎn)業(yè)策略

  •   中國科學院新聞發(fā)言人在中科院計算所迎十六大創(chuàng)新成就展上隆重宣布,在中科院知識創(chuàng)新工程和國家863計劃支持下,計算所研制成功龍芯一號通用處理器,已通過產(chǎn)品測試與專家鑒定,可投入商品化生產(chǎn)。   一石激起千層浪,社會各界對這一重大成果盼望已久,反映熱烈。在龍芯一號CPU研制過程中,我們面臨一系列的技術(shù)決策。技術(shù)路線正確與否不僅影響科研的進度,而且將決定龍芯CPU未來的命運。我國科技界與產(chǎn)業(yè)界至今對如何快速而健康地發(fā)展我國IC產(chǎn)業(yè),特別是對如何發(fā)展CPU產(chǎn)業(yè)還沒有達成共識。本文以研制龍芯CPU的策略考慮為
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  龍芯  CPU  IC  MCU和嵌入式微處理器  

芯片廠商曠日持久戰(zhàn) 英特爾AMD大換位

  •   2006年,AMD享受著Opteron芯片帶給他們的好時光,而英特爾則忙于重新奪回市場份額,推出可以幫助其恢復元氣的新處理器產(chǎn)品線。   2007年,兩家公司境況進行了換位,AMD努力消除曠日持久的價格戰(zhàn)帶來的不利影響,Barcelona芯片未能按時推出,而英特爾恢復了正常,在Core處理器的幫助下,AMD收入,利潤均出現(xiàn)了增長。   AMD今年的開局就不太順利,年初要消化庫存積壓。AMD當時選擇了新朋友戴爾來接手庫存,而不是通過現(xiàn)有的渠道伙伴,但由于戴爾的產(chǎn)品需求下降,AMD措手不及。這給AMD
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  AMD  英特爾  芯片  MCU和嵌入式微處理器  

高密度IC設計中面臨的ASIC與FPGA的抉擇

  •   在過去10年間,全世界的設計人員都討論過使用ASIC或者FPGA來實現(xiàn)數(shù)字電子設計的好處。通常這些討論將完全定制IC的性能優(yōu)勢和低功耗與FPGA的靈活性和低NRE成本進行比較。設計隊伍應當在ASIC設計中先期進行NRE投資,以最大限度地提高性能、降低尺寸以及降低大批量制造時的成本?或者設計隊伍應該為市場設計只有FPGA能夠提供的具有高度可配置功能、能夠快速完成任務的最終產(chǎn)品?   事實上,由于高密度IC設計面臨的日益嚴重的挑戰(zhàn),上面的觀點并不重要。隨著ASIC設計人員進入每一個新的工藝過程,設計變得
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  ASIC  IC  FPGA  模擬IC  
共9739條 418/650 |‹ « 416 417 418 419 420 421 422 423 424 425 » ›|

單片機 轉(zhuǎn)速 軟件介紹

您好,目前還沒有人創(chuàng)建詞條單片機 轉(zhuǎn)速 軟件!
歡迎您創(chuàng)建該詞條,闡述對單片機 轉(zhuǎn)速 軟件的理解,并與今后在此搜索單片機 轉(zhuǎn)速 軟件的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473