根據(jù)上述算法可得到DSP中數(shù)據(jù)處理軟件的流程圖(圖2)。
本文引用地址:http://www.2s4d.com/article/99683.htm

FPGA邏輯設(shè)計
本系統(tǒng)中FPGA主要用來協(xié)調(diào)各個模塊間的數(shù)據(jù)傳輸,分別為A/D采樣數(shù)據(jù)到DSP的傳輸、DSP計算結(jié)果到PCI接口的傳輸以及數(shù)控增益放大器的增益控制。同時FPGA還為系統(tǒng)工作提供了必要的時鐘、復(fù)位信號、控制信號(圖3)。

評論