新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 基于PC104的通用自動測試系統(tǒng)設(shè)計

基于PC104的通用自動測試系統(tǒng)設(shè)計

作者: 時間:2011-03-18 來源:網(wǎng)絡(luò) 收藏

  1.2.2 基本工作原理

  計算機通過GPIB或MXI總線對VXI/PXI機箱實施控制,完成測試任務(wù)。通過編譯在計算機上的IVI類驅(qū)動程序?qū)崿F(xiàn)對某一類IVI儀器的控制。根據(jù)不同的信號和激勵,可選擇不同的IVI類儀器,如示波器、數(shù)字多用表、任意波形/函數(shù)發(fā)生器、功率表等,被測對象返回的激勵信號較多時,通過轉(zhuǎn)接箱完成對信號的調(diào)理、轉(zhuǎn)換和預(yù)處理后送入VXI/PXI機箱,再配合程控電源、信號發(fā)生器、波譜分析儀等在內(nèi)的臺式儀器,或者加入PXI設(shè)備,完成整個測試過程。

  該基本型能夠適應(yīng)多種測試需求,從以上各方案中可以得出在以此基本型建立系統(tǒng)時,可加入總線,也可不配置總線建立小型測試系統(tǒng),基于此基本型建立測試系統(tǒng)方法如圖2所示。

測試系統(tǒng)建立

圖2 測試系統(tǒng)建立

  1.3 轉(zhuǎn)接口設(shè)計

  要實現(xiàn)主機與外界的通訊,轉(zhuǎn)接口的設(shè)計是其中非常重要的環(huán)節(jié)之一。而在本方案中PC/104總線轉(zhuǎn)MXI總線接口的設(shè)計好壞是關(guān)乎著整個系統(tǒng)能否實現(xiàn)高速測試的關(guān)鍵。復(fù)雜可編程邏輯器件(CPLD)幾乎適用于所有的陣列和各種規(guī)模的數(shù)字集成電路,它以其編程方便、集成度高、速度快、價格低等特點越來越受到設(shè)計者的歡迎。轉(zhuǎn)接口的設(shè)計采用CPLD即可完成要求。接口設(shè)計方案如圖3所示。

系統(tǒng)結(jié)構(gòu)示意圖

圖3 系統(tǒng)結(jié)構(gòu)示意圖



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉